This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP432E401Y:具有等待状态的主机总线模式外部接口

Guru**** 2581585 points
Other Parts Discussed in Thread: MSP432E401Y

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/806172/msp432e401y-host-bus-mode-external-interface-with-wait-states

主题中讨论的其他器件:MSP432E401Y

大家好。
我将创建一些负责 TCP/IP 连接的模块。
我将在主 PCB 上插入额外的 PCB。
为此、我将使用 MSP432E401Y。
 通过插入的 PCB 上的共享 SRAM 与主 CPU 进行数据交换。 现在 、我设计了一种类似于双轨模式的设计、但具有主处理器突发模式优先级。
所以我对 具有等待周期的主机总线模式有疑问。
遗憾的是、《MSP432E4 SimpleLinkTM 微控制器技术参考手册》中未对其进行明显描述。
文献编号:SLAU723A。 或者可能是我没有找到 该描述。
所以问题:
1) 1) IRDY 信号的持续时间(可接受多少个等待周期)。 据我所知 、最大值 为8个 EPI 时钟周期。 是这样吗?
2) 2)如果 IRDY 信号花费的时间超过最大值、会发生什么情况。
3) 3)如果 IRDY 信号在 EPI 周期开始前(写入或读取)处于活动状态、会发生什么情况。
提前感谢
此致
Andrii Shevchuk