This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430FR5969:TEST/SBWTCK 和 RST/NMI/SBWTDIO 引脚连接

Guru**** 2553260 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/811690/msp430fr5969-test-sbwtck-and-rst-nmi-sbwtdio-pin-connection

器件型号:MSP430FR5969

您好!

建议将 TEST 引脚悬空、但如果该引脚上升、则会导致器件进入 JTAG 模式、不是吗?

在噪声环境或 ESD 测试中、内部35K 下拉电阻可能过大一周。

是否有任何建议的指令来连接 TEST/SBWTCK 和 RST/NMI/SBWTDIO 引脚以支持正常和编程要求?

谢谢

阿萨夫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Asaf、您好!

    TEST 引脚具有内部下拉电阻、这对于大多数情况来说应该足够了。 在极高噪声的环境中、可能需要额外的4.7K 下拉电阻。 但是、这不会防止 ESD 事件、因为在这些事件中、高压峰值可能会超出输入阈值(并在超过 VCC 时由钳位二极管正弦到 GND)。

    您可以在器件数据表第7.1.3节中找到 JTAG 连接指令。

    谢谢、

    是的