This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430AFE253:Σ-Δ ADC 输入允许的电压

Guru**** 2385900 points
Other Parts Discussed in Thread: MSP430AFE253
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/1180018/msp430afe253-allowable-voltages-for-sigma-delta-adc-inputs

器件型号:MSP430AFE253

您好!

在使用 Σ-Δ ADC 和内部基准时、尝试验证或确认我对 MSP430AFE253输入端允许的电压的理解。
我们假设内部基准电压为1.2V、ADC PGA 增益为1、并使用双极模式。

数据表(SD24_A 输入范围表)的表5.26给出了:

-差分满量程输入电压范围、VID FSR、作为-Vref/(2 x 增益)至+Vref/(2 x 增益)。  因此、这将提供+/-600mV 的 VID FSR。

-针对额定性能的差分输入电压范围、VID、为+/-500mV。

-绝对输入电压范围 Vi 和共模输入电压范围 VIC、作为 AVSS-1至 AVCC。  因此、如果 AVcc = 3.3V、这将提供-1V 至3.3V 的 Vi 和 VIC。


现在来看一个实际示例。
假设我们有来自传感器的差分信号、并将其连接到 ADC 的正负输入 A0.0+和 A0.0-。
为了实现正确运行、每个引脚上允许的输入是什么(相对于微 GND)?
下表是否正确(我在哪里计算了 VID 和 VIC)?

A0.0-上具有负电压(以 mV 为单位)的示例

A0.0- A0.0+ VID 维也纳国际中心 注释
-250 -750 -500 -500  VID 处于负限值
-250 -250 0 -250  VID、VIC 在范围内
-250 250 500 0  VID 处于正限
-500 -1000 -500 -750  VID 处于负限值
-500 -500 0 -500  VID、VIC 在范围内
-500 0 500 -250  VID 处于正限
-750 -1250 -500 -1000  VID 和 VIC 处于负限值
-750 -750 0 -750  VID、VIC 在范围内
-750 -250 500 -500  VID 处于正限
-1000 -1500 -500 -1250  VID 处于负限、VIC 超过负限值
-1000 -1000 0 -1000  VIC 处于负限值
-1000 -500 500 -750  VID 处于正限

在 A0.0-上具有正电压(以 mV 为单位)的示例

A0.0- A0.0+ VID 维也纳国际中心 注释
0 -500 -500 -250  VID 处于负限值
0 0 0 0  VID、VIC 在范围内
0 500 500 250  VID 处于正限
250 -250 -500 0  VID 处于负限值
250 250 0 250  VID、VIC 在范围内
250 750 500 500  VID 处于正限
1000 500 -500 750  VID 处于负限值
1000 1000 0 1000  VID、VIC 在范围内
1000 1500 500 1250  VID 处于正限
3300 2800 -500 3050.  VID 处于负限值
3300 3300 0 3300  VIC 处于正限值
3300 3800 500 3550.  VID 处于正限、VIC 超过正限


最后、VID FSR 和 VID 之间有何差异? "指定的性能"是什么意思?
如果使用内部基准电压(标称值为1.2V)、它们是否相同?

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kieran、

    "额定性能"是 VREF 由内部提供的场景。 下面是表5.26后面的注释。

    谢谢

    越豪