This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430F5510:当所有寄存器都为复位值时的 MSP430F55xx MCLK 时钟。

Guru**** 2126830 points
Other Parts Discussed in Thread: MSP430F5510
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/1225306/msp430f5510-msp430f55xx-mclk-clock-when-all-registor-is-reset-value

器件型号:MSP430F5510

大家好

开发 MSP430F5510和 F5529的客户进行开发。

我想检查 MCLK 在复位以及所有寄存器值不改变复位时的运行情况。

Q1:复位时、MCLK 源是分频(N+1) FLLREFCLK 的 DCOCLKDIV。

在 TRM 中、有 DCOCLKDIV =(N+1) x FLLREFCLK/n

但在图5-1中、Divider 写入了/(N+1)。

我 令人困惑  DCOCLKDIV =(N+1) x FLLREFCLK/n、或者 DCOCLKDIV = FLLREFCLK /(n x (N+1))。 哪一项是正确的?

Q2:如果 DCOCLKDIV =(N+1) x FLLREFCLK/n 正确,当器件复位时,MCLK 为(XT1 x 32) Hz。 是这样吗?

Q3:复位时、我认为 XT1是低频模式。 我们是否可以将 高速晶体连接到 XT1?

谢谢。

GR

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Q1:  DCOCLK =(N+1) xFLLREFCLK、它表示一个反馈环路。 反馈环路将使 DCOCLK/(N+1) 等于 FLLREFCLK。

    Q2:复位后、MCU 将选择 REFO 作为时钟源

    问题3:没问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Eason、

    感谢您的支持。

    我明白了。

    此致、

    GR