请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:MSP430F5510 大家好
开发 MSP430F5510和 F5529的客户进行开发。
我想检查 MCLK 在复位以及所有寄存器值不改变复位时的运行情况。
Q1:复位时、MCLK 源是分频(N+1) FLLREFCLK 的 DCOCLKDIV。
在 TRM 中、有 DCOCLKDIV =(N+1) x FLLREFCLK/n
但在图5-1中、Divider 写入了/(N+1)。
我 令人困惑 DCOCLKDIV =(N+1) x FLLREFCLK/n、或者 DCOCLKDIV = FLLREFCLK /(n x (N+1))。 哪一项是正确的?
Q2:如果 DCOCLKDIV =(N+1) x FLLREFCLK/n 正确,当器件复位时,MCLK 为(XT1 x 32) Hz。 是这样吗?
Q3:复位时、我认为 XT1是低频模式。 我们是否可以将 高速晶体连接到 XT1?
谢谢。
GR