我们的电路板使用 XT1晶振(32768Hz)、该晶振在施加 DVCC 后的前600ms 内无法保持稳定。
配置:
ACLK:XT1CLK
SMCLK:具有 FLL XT1CLK 基准时钟的 DCOCLKDIV
MCLK:具有 FLL XT1CLK 基准时钟的 DCOCLKDIV
时钟状态:
OFFG = 1
XT1LFOFFG = 1
因此、在这600ms 内(晶体不稳定)、故障安全操作将自动进行、对吧?
失效防护时钟是否始终正常工作(100%)?
在此期间(启动)我们是否应该手动将 FLL 基准时钟配置为 REFOCLK、然后在晶体稳定(600ms)后切换到 XT1?