请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:MSP430FR6879 工具与软件:
你(们)好
我认为已 在 PxREN 和 PxOUT 寄存器中定义了通信后的 SPI 数据引脚状态(不由 eUSCI 外设驱动)。
时钟引脚(UCA1CLK)是否相同(在主模式下)?
谢谢!
Gr
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
你(们)好
我认为已 在 PxREN 和 PxOUT 寄存器中定义了通信后的 SPI 数据引脚状态(不由 eUSCI 外设驱动)。
时钟引脚(UCA1CLK)是否相同(在主模式下)?
谢谢!
Gr
大家好、Janz、Bruce、
感谢您的支持。
我想与确认您是想知道 SPI 时钟引脚的电压电平、还是想知道如何在通信后修改 SPI 时钟引脚的配置。
我想知道非活动通信时的 SPI 时钟引脚输出电压。
[报价 userid="47378" url="~/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/1391884/msp430fr6879-spi-clock-pin-status-after-spi-communication/5325714 #5325714"]如果 SPI 空闲、将根据时钟极性对其进行驱动。[/QUOT]感谢您提供相关信息。 I undratand。
SPI 时钟线路电平由时钟极性设置定义。
此致、
Gr