This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430F6779A:为什么 I/O 的泄漏电流如此之高(浮点输入)?

Guru**** 1828310 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/1421465/msp430f6779a-why-is-the-leakage-current-of-i-o-so-high-floating-input

器件型号:MSP430F6779A

工具与软件:


我在将 MCU 设置为 LPM3模式时测试了电流消耗。

配置1:未使用引脚连接到输入并禁用内部上拉电阻器(P4.1至 P4.6)
结果:电流消耗为8uA

配置#2:将未使用的引脚设置为低输出(P4.1至 P4.6)
结果:电流消耗为200uA

为什么泄漏电流 I/O 如此高(预期为0.3uA)?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    更正了

    配置1:未使用引脚连接到输入并禁用内部上拉电阻器(P4.1至 P4.6)
    结果:电流消耗为200uA

    配置#2:将未使用的引脚设置为低输出(P4.1至 P4.6)
    结果:电流消耗为8uA

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您是否将这些输入引脚连接到 VSS 或 Vcc? (请参阅注释)

    您绝不希望将 CMOS 输入悬空、因此低功耗操作原理部分的建议是将未使用的引脚设置为输出。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    否、我刚刚测量了 Vcc 引脚的电流。

    我想知道为什么 I/O 配置为悬空输入(即噪声或其他)时电流如此之大。

    是否可以估算此电流(如果系统中输入悬空)?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    电流很高、因为浮动栅极收集电荷、并可能最终达到 N 和 P 沟道 FET 都未完全关断的电压。 将 Vcc 连接至 VSS。

    这是 CMOS 的一个众所周知的特征。