This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TRF7963A:MOSI 相对于 S_CLK 的时序条件

Guru**** 2635075 points

Other Parts Discussed in Thread: TRF7963A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/wireless-connectivity/other-wireless-group/other-wireless/f/other-wireless-technologies-forum/1579045/trf7963a-timing-conditions-for-mosi-with-respect-to-s_clk

器件型号: TRF7963A

你(们)好

与中所述问题相关的问题:应用报告 SLOA1408B 第 1.7 节:MOSI 与 S_CLK 相关的时序条件


我将在 SPI 模式下使用 TRF7963A

  1. 此问题是否与 TRF7963A 相关?

  2. 此问题仅在 SS 激活 (TRF7963A) 时才相关吗?
    或者、当与 SPI 总线上的其他器件通信时(当 SS 为高电平时)、它也相关吗?

  3. 如何恢复?
    在‘“FAIL"的“的情况下、TRF7963A 是否在下一个 SPI 芯片选择(SS 高电平、SS 再次低电平)时切换回 SPI 模式?

此致 Knud

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    还有一个问题:
    应用手册指出、如果同时 SCLK 和 MOSI 的下降沿、则不会发生问题。
    在我看来、不会同时发生任何事情–PCB 布线长度和/或 PCB 上的电容等因素始终存在细微差异
    为了确保无差错运行、使用标准 MCU SPI 驱动器时、SCLK 和 MISO 可能同时下降时的确切时序要求是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    文档 SLOA140B 适用于 TRF796x 系列的非 A 型号。 有关-A 系列变体、请参阅 : https://www.ti.com/lit/an/sloa155/sloa155.pdf 、特别是#7。

    谢谢、

    Riz