This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS3820-Q1:TPS3820在 MR 输出之后的延时

Guru**** 2390735 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1512304/tps3820-q1-tps3820-delay-after-mr-output

器件型号:TPS3820-Q1

工具/软件:

您好、

TPS3820-33的数据表规定、/RESET td 在 VDD 上升后将"TIMG"(延时时间)置为有效

"RESET"(td)是否也应用于/MR 的上升和/RESET 的上升之间?

谢谢你

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Samuei:

    我将提供一张示波器图片、展示明天的 MR 行为。

    此致、

    Sila.  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Samuei:  

    对延迟的回复深表歉意。 请在下面找到我的基准数据。  

    只要 MR 引脚为低电平、RESET 就会置位。 一旦 MR 变为高电平、RESET 将在 td Delay 时间后置为无效。  

    此致、

    Sila Atalar