尊敬的TI应用团队:
在 设计PCIe Gen 5.0 结构交换机评估板时,我正在使用9个TPS546D24ARVF。每条导轨在四相方法中使用其中的4个器件。
您是否有机会为 该项目分配一个FAE,以便在设计进入FAB之前对其进行审核?
我已附上示意图的相关页面副本,供您查看。
谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的TI应用团队:
在 设计PCIe Gen 5.0 结构交换机评估板时,我正在使用9个TPS546D24ARVF。每条导轨在四相方法中使用其中的4个器件。
您是否有机会为 该项目分配一个FAE,以便在设计进入FAB之前对其进行审核?
我已附上示意图的相关页面副本,供您查看。
谢谢!
Bahram,
在我对您的电路执行原理图检查之前,我需要您更新您的帐户或个人资料。 我恐怕无法为公司的first_name last_name提供技术支持。
但是,我建议您转到TPS546D24A产品文件夹 - https://www.ti.com/product/TPS546D24A
在Design and Development (设计和开发)下- https://www.ti.com/product/TPS546D24A#design-development
设计工具和仿真- https://www.ti.com/product/TPS546D24A#design-tools-simulation
然后选择Excel设计计算器和示意图/布局检查清单- https://www.ti.com/lit/zip/slurb01
这包括一个分步原理图检查清单以及一个设计指南和引脚检测电阻计算器,可帮助您检查设计。
Ω
感谢您更新您的用户帐户。 我仍然看不到列出的公司,但我可以对原理图提供一些意见
1) AGND和PGND网的连接方式存在错误。 务必将AGND针脚直接连接到外露的PAD PGND。 此连接不能通过600Ω Ω 铁氧体磁珠(如图所示),通过0 Ω Ω 电阻器,甚至通过至GND平面的一个VIA。 它必须与销和外露垫连接在同一层上。
2)Ω 5V输入,我不建议使用10 μ m PVIN至Avin滤波电阻器,因为此电阻器可能会出现跌落。 当切换MOSFET时,高达17mA Avin电流加上栅极驱动器电流,这种10 Ω 电阻器的压降可能会过大。 我建议选择带有4.7μF电容器的2.2Ω 电阻器或带有3.3μF电容器的3.3Ω 电阻器。 或者,如果5V输入永远不会大于5.5V,您可以使用 1Ω Ω 电阻器连接5V至VDD5电阻器,并将Avin电阻器保持在10Ω Ω。 后端将提供更大的栅极驱动电压,并在更高电流下提高效率。
3)不需要VDD5至BP1V5的5.11kΩ Ω 电阻器。 这是针对所有生产设备上已解决的预发布错误的修复。
4) Avin旁路电容器应返回到AGND网,而不是PGND网。
5)可编程UVLO的UVLO/EN分压器(由于R40 =空而断开)连接至Avin (5V),而非PVIN (12V),但为9V UVLO电平而签名。 我相信分压器的设计是为了达到12V_FUSE,以提供可编程的UVLO。
我还注意到,4个设备通过12.7k上拉连接到单个分隔器。 启用时,每个TPS546D24A将提供5μA µ A电流,即仅250mV滞后。 您可能需要考虑UVLO反馈分配器上更大的电阻器,以提供额外的滞后。
6) TPS546D24A EN/UVLO引脚没有自己的上拉引脚,需要外部上拉。 将其连接到PGOOD后,检查并确保PGOOD引脚上有上拉。
7)当前MSEL1电阻器选择 650kHz,补偿代码为9。 我建议通过将电阻器更改为AGND更改为68.1kΩ Ω,将电阻器更改为VDD5更改为46.4kΩ Ω 来将代码增加到14。 更快的电流环路将为电压环路提供更多的相位余量。
8)主器件上的MSEL2电阻器不正确,它不应与接地短路,从而选择单相操作。 对于具有3毫秒软启动和52A电流限制的4相,主设备的MSEL2应为8.25kΩ Ω
设备2应为6.81kΩ Ω
设备3应为68.1kΩ Ω
设备4应为31.6kΩ Ω
它们都不需要BP1V5的电阻器
9) ADRSEL电阻器上选择的10.5kΩ Ω 电阻器不会出现在引脚编程表中,因此不推荐使用。 如果您告诉我您希望设备使用的PMBus地址,我可以帮助您选择这些电阻器。 如果您没有将同步连接到外部同步,我建议在主设备上对ADRSEL进行编程以sync_out
10)电流VSEL编程不正确,对于0.8V,使用一个14.7kΩ Ω 电阻器至AGND,而没有电阻器至BP1V5。 现有电阻器将对5.36V电压进行编程
11)我建议确认减震器电阻器的尺寸(SW至GND,串联电容器),以确保功率消耗。 12V @ 650kHz,1nF电容器将消耗94mW能量。
您好Peter,
1) AGND和PGND网的连接方式存在错误。 务必将AGND针脚直接连接到外露的PAD PGND。 此连接不能通过600Ω Ω 铁氧体磁珠(如图所示),通过0 Ω Ω 电阻器,甚至通过至GND平面的一个VIA。 它必须与销和外露垫连接在同一层上。 已将FB更换为零欧姆
2)Ω 5V输入,我不建议使用10 μ m PVIN至Avin滤波电阻器,因为此电阻器可能会出现跌落。 当切换MOSFET时,高达17mA Avin电流加上栅极驱动器电流,这种10 Ω 电阻器的压降可能会过大。 我建议选择带有4.7μF电容器的2.2Ω 电阻器或带有3.3μF电容器的3.3Ω 电阻器。 或者,如果5V输入永远不会大于5.5V,您可以 使用 1Ω Ω 电阻器连接5V至VDD5电阻器,并将Avin电阻器保持在10Ω Ω。 后端 将提供更大的栅极驱动电压,并在更高电流下提高效率。 在 5伏电压下,2.2 电阻重新调至10欧姆,并改变了。 电流保护罩设置为4.7uF。默认设置是使用12伏供电给Avin,我可能会在游戏的稍后时间更改为通过5伏供电给Avin。
3)不需要VDD5至BP1V5的5.11kΩ Ω 电阻器。 这是针对所有生产设备上已解决的预发布错误的修复。 ...5.11K 现已删除
4) Avin旁路电容器应返回到AGND网络,而不是PGND网络 ...固定
5)可编程UVLO的UVLO/EN分压器(由于R40 =空而断开)连接至Avin (5V),而非PVIN (12V),但为9V UVLO电平而签名。 我认为分压器用于连接12V_FUSE以提供可编程UVLO... 在默认设置中,PGOOD正在为使能引脚供电,以强制满足电源排序要求... PGOOD被拉至部件的VDD5。
我还注意到,4个设备通过12.7k上拉连接到单个分隔器。 启用时,每个TPS546D24A将提供5μA µ A电流,即仅250mV滞后。 您可能需要考虑UVLO反馈分压器上更大的电阻器以提供额外的滞后... 所有启用都通过其他bucks的电源馈送...当前设置中的12.7K上拉已关闭。
6) TPS546D24A EN/UVLO引脚没有自己的上拉引脚,需要外部上拉。 将其连接到PGOOD后,检查并确保PGOOD引脚上有一个上拉... 使用1万 pullup至VDD5
7)当前MSEL1电阻器选择 650kHz,补偿代码为9。 我建议通过将电阻器更改为AGND更改为68.1kΩ Ω,将电阻器更改为VDD5更改为46.4kΩ Ω 来将代码增加到14。 更快的电流环路将为电压环路提供更多的相位余量。 .... 所有更新均已更新,请查看示意图
8)主器件上的MSEL2电阻器不正确,它不应与接地短路,从而选择单相操作。 对于具有3毫秒软启动和52A电流限制的4相,主设备的MSEL2应为8.25kΩ.... 更新,请查看原理图
设备2应为6.81kΩ...更新,请查看示意图
设备3应68.1kΩ 更新,请检查示意图
设备4应为31.6kΩ....已更新,请检查示意图
它们都不需要BP1V5的电阻器...已更新,请查看示意图
9) ADRSEL电阻器上选择的10.5kΩ Ω 电阻器不会出现在引脚编程表中,因此不推荐使用。 如果您告诉我您希望设备使用的PMBus地址,我可以帮助您选择这些电阻器。 如果您没有将同步连接到外部同步,我建议您在主设备上对ADRSEL编程,以同步输出...更新,请查看示意图
10)电流VSEL编程不正确,对于0.8V,使用一个14.7kΩ Ω 电阻器至AGND,而没有电阻器至BP1V5。 现有电阻器将对5.36V电压进行编程
对于ASIC的工程样本,将0.8V设置为1.0V ...更新后,请检查示意图中的值
11)我建议确认减震器电阻器的尺寸(SW至GND,串联电容器),以确保功率消耗。 12V @ 650kHz,1nF电容器将消耗94mW的能量。 所有缓冲电阻器的尺寸为1欧姆1206
我已将 从属设备的VOSNS设置为浮点,是否正常?
我已将VSEL,ADDSEL,MSEL1,PMBus接口连接到AGND,而不是热GND垫,是否正常?
连接到AGND的从属设备PGOOD。如果通过单次上拉将PGOOD 4个设备连接在一起,会发生什么情况?
我期待您的最终反馈Peter。 此外,请随时更新样本发运,我们每月至少需要100件。
此致,
Bahram
1)如何405.4405万如何连接40.4405万连接AGND和PGND网络时出错。 务必将AGND针脚直接连接到外露的PAD PGND。 此连接不能通过600Ω Ω 铁氧体磁珠(如图所示),通过0 Ω Ω 电阻器,甚至通过至GND平面的一个VIA。 它必须与销和外露垫连接在同一层上。 已将FB更换为零欧姆[/QUOT]AGND和PGND之间不能有零欧姆电阻器。 AGND针脚需要通过AGND针脚和暴露的散热垫之间的直接表面跟踪连接连接连接到PGND。 如果需要一个电阻器来分离网,则应将其置于AGND网和AGND针脚之间,而不是置于AGND针脚和暴露的散热垫之间。
使用405.4405万使用 <xmt-block0>40.4405万 2.2 12V[并更改了5V电压。在游戏中,引用4.7ohms/AvuF的电阻值将在稍后通过电阻进行传输。听起来不错
[/quote]我405.4405万我将40.4405万将 从属设备的VOSNS作为浮点放置,是否正常?是的,没问题。
我405.4405万我已40.4405万已将VSEL,ADDSEL,MSEL1,PMBus接口连接至GND,引用它的热量接口是不是吗?是的,没问题。
[/quote][/quote][/quote][/quote]PGOOD连接405.4405万连接到40.4405万到AGND的从属设备。如果我连接到同一个设备或单个设备,则会发生什么情况[引用4?]结果实际上是一样的。 附加设备仅在遇到故障时才会断言其PGOOD引脚,但主设备也会断言PGOOD过低,因此效果不会有什么不同。
[/quote]我405.4405万我期待40.4405万期待您的最终反馈Peter。 此外,请随时向我们提供样本发运的最新信息,我们每月至少需要100件。[/QUOT]遗憾的是,我对样品没有任何参与或见解。
e2e.ti.com/.../xconn_5F00_apollo_5F00_eval-dc_2D00_dc-section.pdf
您好,Peter,
感谢你的帮助。
您能否验证所有连接是否正常并代表所有3个滑轨的配置14?
接下来我将使用散热垫缩短AGND。
低于正确分配的I2C地址。
1.0V为0x1E (生产部件为0.8V)
0X1d,0.9V
1.2V为0X1C
再次感谢,
Bahram
一旦每个设备的AGND和PGND之间有网捆,所有连接都看起来正确。
R17,VSEL_0V8至AGND不能正确地选择输出至BP1V5的无电阻器的0.8V。 根据我之前的响应,它应为14.7kΩ Ω。 31.6kΩ 将选择1.0V (但根据上述说明,这似乎适用于您的proto类型。
如果R86 = 0Ω μ A,我建议将R85 (对于P1V2,MSEL2至BP1V5)更改为 "空",这不需要,而且浪费电量。
是的,所有三个地址都签出。