This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65400-Q1:PGOOD 错误-重启后的行为

Guru**** 2529690 points
Other Parts Discussed in Thread: TPS65400

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1114977/tps65400-q1-pgood-error---behavior-after-power-cycle

器件型号:TPS65400-Q1
主题中讨论的其他器件:TPS65400

为了触发 PGOOD 错误、TPS65400Q1 (引脚28)上的 EN 引脚短接至接地。 反应和超时正常、但当进行下电上电时、EN 引脚仍短接至接地、PGOOD 线路开始切换(断续)? 不确定这是否正常、以及它是否应该以这种方式做出反应?  

我尝试单独禁用每个 FPGA 电源。 似乎只有在下电上电后未启用3V3_FPGA 时才会发生这种情况。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Kresmir!

    您是说、在将 EN 引脚设置为低逻辑后、PGOOD 引脚仍显示高逻辑?

    Shuai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的! 但仅在 EN 引脚设置为低电平且器件进行功率循环的情况下、PGOOD 才开始切换(在逻辑高电平和低电平之间)。 仅在一个装置上会注意到这种行为。 这一个 IC 可能出现故障。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请提供原理图吗?

    Shuai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kresmir!

    原理图看起来不错。 如果 EN 为低电平、则 PGOOD 将不为高电平。 您是否对 PGOOD 进行了编程和更改配置?

    Shuai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    所有设置均为默认值(无更改)。 但我将再次要求 SW 部门确认这一点。

    这是 PGOOD 输出的行为、在所有设备上都是相同的、因此它不仅是一个故障设备。

    请注意: 原理图中的12个电源为 VBAT_1。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Kresmir!

    Vout 的频率与 PGOOD 相同时、Vout 也会自动切断与恢复吗?

    Shuai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    否、所有输出上的 Vout 为0V (无切换)。

    我们注意到、只有在下电上电期间全局 EN (引脚23)或3V3_EN (引脚48)为低电平时才会发生切换。 如果在下电上电期间其他 EN 引脚(27、34或13)为低电平、则 PGOOD 不具有该行为。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kresmir!

    1.我在 EVM 中进行了测试、找不到 PGOOD 切换!

    2.在波形中、我发现在加电后 EN 引脚中存在交流电压。 您能否放大并观察 EN 引脚和 SW1中的峰值电压(我想知道 IC 在 PG 切换期间是否进行 PWM 切换)?

    Shuai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这种交流分量很可能是由于导线较长(未使用接地端)造成的。

    如果示波器设置不正确、则很容易进行雾切换。 时基应为500ms、电压1V/div、触发1V。 3)开启电源、将 EN 置于低电平(并且必须始终保持低电平)、电源关闭而不是再次打开。 大约4秒后、PGOOD 应该会切换。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    获取。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    SW、您能否在 PG 切换期间观察到 SW 电压?

    您能否提供要查看的布局?

    Shuai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    PGOOD 切换期间的 SW 电压大约为2V、无需切换。 此2V 电压来自"杂散电源"、如上拉电阻器、MCU 数据线等、它们连接到另一个3V3电源。

    我们有两个3V3电源、一个用于 FPGA、另一个用于 MCU。 MCU 通过多条数据线(SPI、GPIO、3V3_MCU...上的某些线路上拉)连接到 FPGA。

    但是、如果我们从 TPS65400 (FPGA 电源)短接3V3、则在下电上电后(序列为: 上电、使 EN 短路并始终保持短路、断电、使 TPS64500的3V3输出短路并始终保持短路、上电)、3V3为0V (短接至 GND)、但仍在切换 PGOOD。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    正如我之前所说的。 最好提供 PCB 布局和完整的原理图以供查看。

    以及切换期间 PGOOD 引脚的高电平值。  

    我怀疑存在一些干扰。

    Shuai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我不会公开发布所有项目。 您可以给我发送电子邮件吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    当然。

    fan-shuai@ti.com