This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DRV103:OUT 引脚额定值

Guru**** 2390755 points
Other Parts Discussed in Thread: DRV103

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1043399/drv103-out-pin-ratings

器件型号:DRV103

您好!

从数据表中、我看到 OUT 引脚上的最大值为 Vs。

对于我的应用、Vs 为12V。 我使用与左侧第三种设计类似的齐纳二极管/反激式来驱动电磁阀、如下所示。  

在我们的电流设计中、齐纳二极管允许 OUT 引脚上的电压达到 Vs + 10V。  我还看到 Vs 的最大额定值为40V、那么我是否可以允许输出更高、因为 Vs 远低于 Vs 最大值? 我已经在设计中使用过这种方法一段时间了、没有发现任何问题、但如果这种方法可能导致问题、则应该重新考虑这种方法。  

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    C S 您好、

    我假设 OUT 引脚大于 Vs 乘以10V 的事件是短路瞬态事件。 我看到的潜在问题是、内部 ESD 二极管可能会在尚未达到 VZ 的情况下正向偏置并损坏、但瞬态事件可能足够短、以至于到目前为止还没有这样做。 当 OUT 引脚上的电压大于 Vs 时、我们无法保证 ESD 二极管能够承受。

    此致、

    Kalin Burnside

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如果 ESD 二极管无法承受、我会看到 DRV103的性能下降吗? 我的设计中有一个反激式二极管、因此我想可能会发生这种情况?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    C S、

    ESD 二极管用于某些反电动势保护;但是、我们无法保证器件的任何使用性能、即使它只是 ESD 二极管、也可能会损坏器件。 损坏可能不仅限于该电路。  您所附图中设置的主要问题是、齐纳二极管会在满足 VZ 阈值的情况下暂时阻止反激式二极管路径、这可能导致 ESD 二极管的处理能力超出其本来的水平。

    此致、

    Kalin Burnside