This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMZ31710:RT/CLK 引脚的要求

Guru**** 2540720 points
Other Parts Discussed in Thread: TPS65400, LMZ31710

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/977922/lmz31710-requirement-for-rt-clk-pin

器件型号:LMZ31710
主题中讨论的其他器件:TPS65400

大家好、

您能给我以下客户问题的评价吗?

问题1. LMZ31710是否需要 RT/CLK 引脚的交流耦合连接? TPS65400等其他器件需要通过交流耦合连接实现外部时钟同步引脚。 因此、客户希望确认外部时钟是否可以直接连接(直流耦合)到 RT/CLK 引脚。  

此致、

佐崎武

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sasaki-San、

    是的、建议使用交流耦合电路或高阻态缓冲器与 LMZ31710连接。 如果时钟源不可用、则需要使用 RT/CLK 电阻器正确设置频率。

    从技术上讲、我们可以将时钟源直接连接到 LMZ31710 RT/CLK 引脚、但通常不建议这样做。 仅当时钟源不可用时为高阻抗、或者当启用 LMZ31710时、应用能够确保时钟源始终可用于 LMZ31710时、才允许直接连接。

    如果启用 LMZ31710并且时钟源将 RT/CLK 引脚拉为高电平或低电平、则开关频率将无法预测。 如果时钟源变为低电平、则会拉取 RT/CLK 引脚的大量电流、因此 FSW 将非常高。 如果时钟源变为高电平、RT/CLK 引脚将不会有电流输出、因此 FSW 将真正处于低电平。

    如果分立式交流耦合电路在下方、我建议在交流耦合电容器中包含一个串联电阻器和一个与 TPSM84824EVM 上类似的肖特基钳位二极管。 肖特基二极管会钳制负电压、串联电阻器会限制流经二极管的电流、以保持低 Vfwd 电压。 图像。

    如果您有任何其他问题、请告诉我。

    Anthony