This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS543B20:UVLO

Guru**** 2392095 points
Other Parts Discussed in Thread: TPS56C215, TPS543B20

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/975791/tps543b20-uvlo

器件型号:TPS543B20
主题中讨论的其他器件:TPS56C215

你(们)好

我可以问 TPS56C215和 TPS543B20、当5V 输出、ENABLE 持续处于高电平、VREG5未连接、但当 VIN 降至几伏时、IC 将停止工作或停止输出?  

谢谢你

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    对于 TPS56C215、有一个 VIN 欠压锁定(UVLO、请参阅 数据表第7页)。 当 VIN 降至下降阈值以下时、器件应停止运行。 但是、随着 VIN 下降、VREG5 LDO 输出将首先达到其 UVLO (请参阅第6页的底部)、这将在 VIN UVLO 之前首先禁用器件。

    对于 TPS543B20、是的、如果 VIN 和/或 VDD 降至其 UVLO 阈值以下、器件将停止运行。 请参阅 数据表第14页的第8.4.2节第7页电气特性表中的欠压锁定部分。 BP LDO 输出端也有 UVLO。 首先达到的 UVLO 应导致器件关断。 VDD 具有最高的 UVLO 阈值、因此我预计低于 UVLO 的 VDD 将首先触发以禁用器件(假设 VIN=VDD)。

    此致、
    Kris