This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPSM846C24:并行模式下无输出

Guru**** 2387060 points
Other Parts Discussed in Thread: TPSM846C24
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1011444/tpsm846c24-no-output-in-parallel-mode

器件型号:TPSM846C24

尊敬的:  

我为 FPGA 内核设计了一个并联 TPSM846C24 DCDC (12V 至0V95)。

但是、直流/直流转换器没有输出。

与 TPSM846C24 EVM 参考设计相比、我已查看了所有原理图。  

这似乎没有帮助。

请帮助检查此原理图设计。

原理图如下所示:

e2e.ti.com/.../TPSM846C24.pdf

谢谢你。

Leon

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     

    需要检查的几件事:

    1) 1)两个器件的 SYNC 输入是否切换?  在堆叠配置中、TPSM846C24需要一个到次级器件的同步输入来跟踪两个器件之间的切换。  如果没有 SYNC 输入、器件将声明故障且不会生成输出。

    2) 2)模块是否未生成输出、或者它们是否由于故障状况而尝试启动和反复关闭?  您可以测量 VSHARE 电压来确定。  如果器件处于关断状态、则 VSHARE 电压将保持低电平、保持在0.2V 以下。  如果器件重复尝试重新启动、则当器件尝试启动、检测到故障、然后关闭时、VSHARE 会随着周期性上升而保持低电平。

    3) 3)原理图的输出电容似乎不符合建议的最小输出电容、即2个470uF 电解电容器+ 4个47uF 陶瓷电容器(符合 TPSM846C24)。  如果您看到重复的启动尝试、输出可能会由于低输出电容而触发 OV 或 UV 故障。

    缺少陶瓷电容可能会在 TPSM846C24模块的输出端和陶瓷电容器之间被 J26 - J29放大、从而在高频旁路电容器和输出端之前向环路添加额外的阻抗。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Peter

    非常感谢您的支持。

    对于 SYNC 信号、有 Y9和 U44提供主器件和从器件 TPSM846C24 500kHz 频率。

    2.我已经检查了 VSHARE 信号、如下图所示、周期性上升。 它指示 DCDC 正在尝试重新启动。

    VSHARE Signal

    3.对于电容,我添加了额外的6pcs 470uF  钽电容器(总共8个钽电容器)、额外的6pcs 47uF 陶瓷电容器(总共8个陶瓷电容器),如下图所示:仍然不工作。  

    BTW、在负载(FPGA)下有更多的去耦电容器。

    Capacitors

    4. 我还将 R230更改为499Ohm、C367更改为2.2nF 以满足规格要求、但仍然无法正常工作。

     

    BRS、

    Leon

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    下面是 VSHARE:的详细图片

    VSHARE Detail

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     

    我是否正确读取了您的示波器波形、即 VSHARE 在1us 内从0V 上升到大约4.8V、然后下降到大约2V、再放电到大约0V?

    您能否检查 VIN 和 VINBP 引脚电压以查看它们是否下降、以及来自 PG1_EN 的 VCC_VCP_EN 输入以确保 EN 引脚未被拉低以关闭输出?  

    该原理图仅显示了两个 TPSM846C24模块的2个10uF 旁路电容器、但具有至少4x22或2x 47uF 的效率。

    VSHARE 波形指示器件正在尝试启动、但几乎立即触发关断。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Peter

    您读取了正确的 VSHARE 波形。

    有一件奇怪的事情:

    我移除 R228和 R231、单独将网络"VCC_VCP_EN"与其他网络分开。 仅连接了主器件和从器件 EN 引脚。

    "VCC_VCCP_EN"的电压为6V4、VSHARE 具有相同的上述波形。 在我将"VCC_VCP_EN"短接至 GND 后、直流/直流转换器进入关断模式、VSHARE 没有波形、返回0。

    这很奇怪、如果 EN 引脚具有默认电压(6V4)、为什么数据表显示它具有典型电压3V3、并建议通过10K 电阻器连接到 BP3电源轨?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    BTW、我已检查12V VIN 和使能信号、两者均未降至阈值以下。

    至于输入电容器、电路板上有大量的电容器、它们不会显示在原理图中。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     

    EN 引脚具有一个到 BP6的弱内部上拉电阻、因此在空载时它将上拉至接近6.5V。  

    建议的工作条件建议使用3.3V 逻辑驱动引脚、而到 BP3的10k 上拉电阻会限制从 BP6到 BP3的泄漏电流。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     

    感谢您的检查、我仍在研究哪些因素会导致器件尝试如此快速地启动和关闭。

    TPSM846C24在500kHz 开关频率下从输入端消耗短时高电流能量脉冲。  必须在 IC 附近满足最小输入旁路电容、因为 VIN 输入和旁路电容之间的寄生电感会限制电容器远离模块向模块传输该能量的能力。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Peter

    我已经尝试过在删除 Slaver TPSM846C24后、主 DCDC 可以生成正确的输出。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     

    谢谢你 Leon、这就是我今天早上要请你尝试的内容。

    这意味着当器件0 (主器件)尝试启动时、器件1 (从器件)将电源轨保持在关闭状态。   器件1不会关断的原因很多。

    我刚才想到的一件事。  12V 输入启动和3.3V 待机之间的时序是多少?  通常、我们建议将器件1的 FB 引脚上拉至其 BP3V、您的原理图将其上拉至3.3V 待机。  如果 VIN 达到 UVLO 释放阈值时3.3V 待机不可用、则可能会出现启动时序问题。  该模块可在单相模式下加电、然后在 FB 拉至3.3V 时声明 OV。   由于已移除器件1、因此在仅安装器件0的情况下、在上电序列期间检查 FB 引脚电压、并查看 FB 上拉至3.3V 与12V 达到4V 之间的时序。

    通常情况下、最好将 FB 拉至 BP3、而不是单独的3.3V 电压、该电压可能具有不同的启动时序。

    1) VIN 低于 UVLO。  检查这一点的最佳方法是测量 VINBP 和 BP6电压、如果 VINBP 为12V、BP6为6.5V、VIN 高于其 UVLO、这不是器件1关断的原因。

    2) 2)使能低电平。  检查此情况的最佳方法是测量 EN 电压、它应高于1.3V

    3)过流。  器件1在没有开关的情况下不能声明过流、并且不能在启动开关的1us 内声明过流、因此它不应是过流。

    6) 6)同步。  器件1需要外部 SYNC 来启用其输出、并且 SYNC 必须处于 RT 编程开关频率的+/- 20%范围内。  如果它没有接收到一个外部 SYNC 信号、它将阻止器件0启动。

    由于您已从电路板上移除了器件1、并且器件0正常工作、请检查:

    1) 1)器件1 SYNC 引脚焊盘上的 SYNC 信号、以确保其获得有效的 SYNC 信号

    2) 2) RT_SEL 对地的电阻、这应该被短接至接地、但是值得仔细检查。

    3)交换 Device 0和 Device 1、以便原始 Device 1填充到 Device 0位置、而 Device 1未填充。  在器件0位置填充时、原始器件1是否可用作单相设计?

    5)过热。  器件1具有内部温度传感器、可防止启动。   当您在上面的步骤3中尝试将设备1交换到设备0位置时、如果设备1在设备0位置无法正常工作、则可能是温度传感器出现故障。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Peter

    感谢您的持续支持。

    好消息与大家分享、在我将 slaver FB 更改为 BP3电源轨后、并行 DCDC 可以正常工作。

    原因就像您在上面描述的那样、当12V 达到大约4V 时、3V3_STBY 是大约50ms 的迟滞。  

    如下图所示:

    12V to 3V3_STBY

    slaver FB 连接到3V3_STBY 的原因是、我遵循规范中指定的设计 在此设计中,slaver FB 连接到3V3。  此外、它没有提到12V IN 和3V3之间的序列。

    总之、非常感谢。

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     

    我很高兴我们能够找到问题并解决您的问题。  我将关闭该线程。  如果您有其他问题、请开始新的问题主题。