This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS62148:有关轻负载区域测试条件和效率的问题

Guru**** 2387060 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/970803/tps62148-questions-regarding-testing-conditions-and-efficiency-in-light-load-region

器件型号:TPS62148

您好!

您是否愿意就以下客户问题提供反馈:

(1)数据表 RθjA℃:38.4 μ A。 该值在什么条件下是?

由于数据表中有指向 SPRA953C 的链接、我假设它基于 JEDEC 标准(EIA/JESD51)、但我在测试条件中找不到任何清晰的材料。

您能否为我提供任何描述这些测试条件的材料?

 

 

(2)客户正在考虑在1.25MHz 下以强制 PWM 模式使用器件。

在这种情况下、1.25Mhz 的频率是固定的。 是否正确理解了轻负载区域中的效率下降?

非常感谢您的帮助!

谢谢、

HIRO

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    HIRO-SAN、

    1.我正在尝试查找有关 theta-ja 查询的更多信息。

    2.是的、FPWM 中轻负载区域的效率将低于 PFM/PWM、这是正确的。

    谢谢、

    模块

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    HIRO-SAN、

    由于工程师目前不在办公室、因此可能需要一周以上的时间才能获得问题1的答案。 我可以确认该数字仅适用于 JEDEC PCB、并且会因您的电路板配置而显著变化。

    谢谢、

    模块

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    HIRO-SAN、

    我收到了热建模团队的反馈。 使用 JEDEC 标准2s2p PCB 从仿真中提取这些 theta-JA 值。  对于此封装、看起来 PCB 中会包含散热过孔。 仿真中使用的测试条件由 JEDEC 标准 JESD51-2定义。

    谢谢、

    模块

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Amod-san、

    非常感谢您提供信息丰富的回复。

    正如您在上一帖子中提到的、θ-JA 会因 PCB 配置的不同而显著变化、客户希望更具体地了解用于该器件热仿真的测试 PCB 条件。

    具体而言、客户对测试 PCB 条件感兴趣、例如测试板的尺寸和铜层厚度。

    您是否可以提供有关此问题的任何其他信息?

    谢谢、

    HIRO

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    HIRO-SAN、

    您已通过离线方式联系我、并提出了其他问题。 JEDEC 标准文档应包含测试设置以及测试板上使用的电路板尺寸和铜厚。 您可以在   jedec.org 上参阅 JESD51-2、JESD51-7和 JESD51-12。

    谢谢、

    模块