This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS650861:5V 容差

Guru**** 2390755 points
Other Parts Discussed in Thread: TPS650861

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1002971/tps650861-5v-tolerance

器件型号:TPS650861

您好!

我计划使用5V 输入电源轨中的 TPS650861 (VSYS 在5.8V 时生成)。   输入5V 电压轨所需的容差是多少?   我可以使用+/-10%吗?   此外、5V 电压轨与 VSYS 之间的距离有多远?   假设我想使用5V +/-10%主电源轨使 VSYS 为6.0V。   这也可以吗?

Don

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Don、

    虽然我们强烈建议将 VSYS 电压保持在接近 FET 的实际输入电压(在本例中分别为5.8V 和5V)的水平、这是为了优化电源轨并实现最佳性能。 只要在器件浪涌启动期间 VSYS 的电源在5.6V 之前不会下降、6V 时的 VSYS 就不会成为问题。 我不建议超过6V、因为它们最终可能会导致器件性能问题、因为它们会在主输入电压上继续增加 VSYS 电压、但6V 应该可以。

    此致、

    Layne J

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Layne、

    有关5V 输入的问题。   如果下降至5V - 10%(即4.5V)、是否正常?

    Don

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Don、

    只要5V 电源电压不低于4.5V、就可能不会出现问题。  在第6.3节中、您可以看到外部 FET 的电源输入必须为4.5V 至21V、因此只要输入保持在此范围内、我就不会出现任何问题。

    此致、

    Layne J