This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS7A8101:输出延迟

Guru**** 2511985 points
Other Parts Discussed in Thread: TPS7A8101

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/966838/tps7a8101-output-delay

器件型号:TPS7A8101

您好:

我在3.3V 至1.2V 范围内使用 TPS7A8101。 EN 连接至 VIN。 但是 、当启用 EN 时、某些产品1.2V 输出延迟30-50ms、而当启用 EN 时、大多数产品1.2V 输出立即。  下图是我的 SCH 和 测试结果(红色是 EN、蓝色是1.2V)。 那么、该延迟是正常的吗?  为什么会得到这个结果?谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    当您询问延迟是否正常时、我相信您是指输出电压保持低电平的时间段、这是我要解决的问题、如果这不是问题、请告诉我。 当使用大于2.2nF 的 NR 电容器时、该延迟是正常的、下面描述了发生这种情况的原因以及可以采取哪些措施来消除这种情况。  

    在示波器屏幕截图中、您可以看到输出电压略有增加、但随后保持平坦。 该器件具有两种工作模式:高电流模式和低电流模式(这是为了提高/确保低电流时的稳定性)、启动时的这一平缓阶跃是由启动期间从高电流模式转换到低电流模式引起的。 当 LDO 开始为 Vout 充电时、器件将在高电流模式下启动、然后由于 NR 电容器较大而转换为低电流模式、启动期间的这种转换会导致 Pass FET 的栅极被拉至高电平、从而关闭 Pass FET、直至 栅极可被拉至足够低的电平、从而导通 FET 并再次启动 Vout 的充电。   

    如何在启动时减少/消除平坦区域
    •任何将启动时间(从 EN 延长到90%* Vout 目标) 延长到大约200us 以上的 NR 电容值都将看到平坦步进行为
    •CNR 值大于2.2nF 将延长启动时间、从而导致平坦区域
    •要调整平面区域的时间长度、可以调整 CNR
    •CNR 越大、平面区域越长
    •要调整平坦区域的振幅、可调节 Cout 或负载电流
    •Cout 越大、振幅越小
    •对于1uF-50uF 的 Cout、预期振幅为50-200mV
    •更大的负载电流将导致更小的振幅
    •请注意、由于振幅非常小、因此需要相应地调整电阻负载的大小
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好:

    是的。 我提到的问题是输出电压保持低电平。  令我惊讶   的是、大多数产品正常(延迟很小)、但某些产品输出电压延迟超过20ms。 因此、如果我将 CNR 更改为10nF、我无法确定所有产品是否正常。或者我需要将其更改为2.2nF?我希望延迟小于5ms。 谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    是要消除延迟、CNR 需要更改为2.2nF 或更低。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的。 谢谢你。