This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS24750:快速跳闸关断后的栅极下拉

Guru**** 2382480 points
Other Parts Discussed in Thread: TPS24750, TPS24751
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/876014/tps24750-gate-pull-down-after-fast-trip-shutdown

器件型号:TPS24750
主题中讨论的其他器件: TPS24751

您好!

数据表中说:

  • 当硬 µs 短路发生且 V (VCC–SENSE)大于60mV (即快速跳变关断阈值)时、栅极由1A 电流源下拉、持续时间为13.5 μ s。 完成快速跳闸关断后、11mA 的持续电流可确保内部 FET 保持关断状态。

此外、还可以编写以下内容:

  • 快速跳变阈值可保护系统免受严重过载或死区短路的影响。 当检测电阻器 RSENSE 上的电压超过60mV 快速跳变阈值时、栅极引脚立即以大约1A 的电流将内部 FET 栅极拉至接地。 快速跳变电路将内部 FET 保持关断仅几微秒、之后 TPS2475x 缓慢重新导通、从而允许限流反馈环路接管内部 FET 的栅极控制。 然后、热插拔电路进入锁存模式(TPS24750)或自动重试模式(TPS24751)。 图35和图36说明了当电流超过快速跳变阈值时系统的行为。

您能澄清以下几点吗?:

  1. 在发生快速跳变阈值事件后、TPS24750是否会闭锁;或者它是否首先快速禁用内部 FET、然后在电流限制阈值处启用它、直到 Ctimer 达到1.35V? 从数据表中、第一句话让我认为内部 FET 被快速禁用、不再启用。 但是、第二句话提到、在快速跳变阈值之后、电子保险丝开始缓慢打开。
  2. 我的理解是、快速跳变阈值首先从 PG 引脚感测、因为 FLT 引脚由计时器电压控制、当发生快速跳变时、计时器电压不会充电。 是这样吗?

此致、

Zeki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Zeki、

    在快速跳闸后、器件 首先快速禁用内部 FET、然后在电流限制阈值处启用该 FET、直到 Ctimer 达到1.35V。  

    在第一句中,整个过程被视为单个事件。 "完成快速跳变关断后" 一个11mA 持续电流可确保内部 FET 保持关断状态。 很抱歉造成混淆。 请在第二句中重新说明。 此外、您还可以参考数据表第一页中给出的测试波形。

    是的、PG 引脚置为有效、其中 FLT 输出等待计时器到期。

    BR、Rakesh