This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS74401-EP:TPS74401-EP 电源正常从不会变为高电平

Guru**** 2387830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/881097/tps74401-ep-tps74401-ep-powergood-never-goes-high

器件型号:TPS74401-EP

我们使用 TPS74401RGWT LDO 从1.8V 输入生成3个电压(1.2V、0.9V 和0.85V)。

使用推荐的1uF 去耦电容器时、我们的 Vbias 为5.0V。 它们的 PG 输出全部连接在一起、4.7K 上拉至3.3V。 该相同的 PG 输出也用于驱动 LED、并用作监控器通道的输入。 PG 通过5.9K 电阻连接到 NPN 晶体管的基极。 发射极接地、集电极连接到 LED。

在 SPICE 中对其进行仿真时、我们预计在电源轨完成斜升时会有2.15V 的高电平有效 PG。

但是、PG 输出永远不会变为高电平。

我们在1.8V 和5V 电压轨上没有看到任何意外现象。 示波器上的输出电压也符合预期。 电压输出的斜升速率也符合预期。 我们仔细检查了 LDO 上的反馈电阻器、它们是正确的。

我们过去使用的电路完全相同,但3个 LDO PG 输出未连接在一起。 它们都有各自独立的10K 上拉电阻器、并连接到各自的 LED 电路。 此电路的高电平有效 PG 电平测量值为~800mV。 目前、连接在一起的3个 LDO 的 PG 输出为50mV。

有什么想法可能是这里的罪魁祸首?

提前感谢、

Tijana

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Tijana、  

    当三个 PG 同时累加时、所有三个电压轨都需要通过 PG 阈值、以提供高信号。 PG 的设计是一个开漏输出、当输出超过受监控的电压电平时、PG 输入阻抗将变为高电平。  

    请上传我的评估版原理图吗?  

    此致、  

    Jason Song

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Tijana、

    为了向 Jason 提出原理图请求、我们可以查看我想确认我们的理解、所有三个输出电压都高于各自的 PG 阈值、但 PG 信号仅为50mV。 如果正确、这里有一些问题  

    • 在一切都稳定后、该信号的测量时间是多久?
      • PG 信号会有一些传播延迟、但如果这是稳态条件(或示波器快照至少缩小了几百毫秒)、则会排除传播延迟。  
    • 如果您断开晶体管/LED 电路(最简单的方法可能是移除5.9k 电阻器)、PG 输出是否会达到正确的电压(~3.3V)
      • 如果是、则晶体管/LED 电路通过4.7K 上拉电阻器消耗过多电流、导致输出低于您的期望值。
      • 如果不是、则可能是 PCB 组装问题导致 GND 的意外低电阻路径、也可能是 LDO 损坏(在组装/测试应用期间可能是 ESD 或 EOS)

    • 为了便于说明、您能否进一步阐述您的陈述"此电路的高电平有效 PG 电平测量~800mV。" 我不确定您是指使用10K 电阻器独立上拉3个 PG 输出的旧设计、还是您看到一些板将3个 PG 引脚连接在一起、正在工作、有些发生故障(工作板产生800mV 电压)。  
      • 您发生了多少次故障、发生故障的电路板百分比是多少?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回答!

    JASJN/Kyle 原理图随附、希望在发布后仍能清晰辨认。 注意、请忽略帐单编号、因为它们未更新。

    要回答 Kyle 的问题:

    信号是在一切都稳定后测量的。

    我们可以尝试关闭5.9k 电阻器。

    我们测量的 GND 电阻路径符合预期。

    800mV 高电平有效 PG 电平适用于所有3PG 输出均由10K 电阻器独立上拉的旧设计。

    我们使用电流电路尝试的所有电路板(~4电路板)都显示 PG 输出存在此问题。

    再次感谢、

    Tijana

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Tijana、

    我们查看了原理图、从 LDO_PGD 电源轨拉电流并不明显。 由于 LDO_PGD 连接到 NPN、您是否要检查 NPN 是否正确安装到电路板上。 正如 Kyle 建议的那样、您是否会尝试移除5.9K 欧姆并查看 LDO_PGD 是否能够输出正确的高电压?  

    此致、  
    Jason Song

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jason 和 Kyle、

    我们移除了5.9K 电阻器、仍然看到与 PG 相同的行为。

    谢谢、

    Tijana

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Tijana、  

    您是否还会验证所有三个 PG 引脚上拉至的3.3V 电压轨是否确实上拉? 您是否还会检查电路板上是否有其他任何可能从3.3V 电源轨拉电流的器件?  

    此致、
    Jason Song

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Jason!

    这是3.3V 的定序问题。