This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC27524A:ucc27524a 输入至输出传播延迟技术规格的问题

Guru**** 2502205 points
Other Parts Discussed in Thread: UCC27524A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/900266/ucc27524a-question-for-ucc27524a-input-to-output-propagation-delay-specification

器件型号:UCC27524A

各位专家:

我们的客户对 UCC27524A 的输入到输出传播延迟规格很好奇。 在我们的数据表中、我们声明最小值为6ns、最大值为23ns。 如果我们查看数据表图2、您将看到我们将 TD1定义为从输入90%高电平到输出10%高电平。 因此、客户的问题是:

我们能否更详细地解释 一下该器件的输入到输出传播延迟? 造成这种延迟的主要因素是什么?

2. TD1通常等于 tD2吗? 在客户的真实测试中、TD1比 tD2长得多、这有什么影响?

在 输入90%高电平和 输出10%高电平的情况下、TD1和 tD2定义的注意事项是什么? 根据我们的理解、它可以 是输入90%高电平、 输出90%高电平。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、Jackie、 我将通过电子邮件与您联系。 请按绿色按钮将此主题标记为"Resolved (已恢复)"。