This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS544B20:输出电压具有150mV 固定56KHZ 纹波、随后为 PWM

Guru**** 2390755 points
Other Parts Discussed in Thread: TPS544B20

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/956677/tps544b20-vout-has-150mv-fixed-56khz-ripple-follow-as-pwm

器件型号:TPS544B20

Vout 不是一个固定值,它有一个56KHZ 150+mV 纹波。与这个:一样

  

我发现此纹波信号跟随 PWM 信号,PWM 信号不是连续信号,它大约为56KHZ 打开和关闭。导致 VOUT 具有56KHZ 150mV 纹波。

,为什么 PWM 信号的频率为56KHZ?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

      我有几个问题可以帮助缩小问题的范围。

    什么是应用的输入电压、输出电压、输出电流

    2.此问题是在单个器件上还是在您的所有电路板上发生?

    3.您是否可以在 TI.com 上将应用原理图分享到 BSR-mvhc-support?

    此致、

    Gerold

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好  

    添加 schematic.e2e.ti.com/.../TI_5F00_TPS544B20_5F00_MEM_5F00_VDD_5F00_0V85.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    1、VIN=12V、VOUT=0.85V、IOUT (MAX)=8A

    在所有电路板上都发生了这种情况。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

     我将在星期四之前回顾原理图并返回给您。

    此致、

    Gerold

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     

    我从原理图中看到 VOUTS+和 VOUTS-的反馈来自原理图之外的信号、这些信号名为:

    MEM_VDD_0V85_VSENSE_GPU_P 和 MEM_VDD_0V85_VSENSE_GPU_N。

    当电阻器 R494和 R495未连接时、MEM_VDD_0V85_VSENSE_GPU_P 和 MEM_VDD_V085_VSENSE_GPU_N 如何连接到 MEM_VDD_0V85并接地?

    56kHz 纹波很可能是由从 TPS544B20本地输出到电感器的电源路径信号的额外相位滞后引起的、并且在 MEM_VDD_0V85_VSENSE_GPU_P 处感测到的输出也会导致环路在56kHz 时变得不稳定。

    如果您看一下输出电压波形、输出电压几乎会在所有 PWM 脉冲中下降、因为电感器的能量超过2.5us、然后一旦能量累积、开关停止、输出在没有开关的情况下会持续上升约8us、 然后重复该过程。  感应输出电压的电源路径为2.5-3us、以反映 PWM 脉冲中提供的能量、该滞后会导致 TPS544B20提供多余的能量、然后将其放电。

    为了确认这一根本原因、我建议尝试:

    1) 1)将 R492和 R493更改为49.9欧姆电阻(51欧姆电阻在可用或更便宜的情况下也适用)

    2) 2)在 TPS544B20和 R492之间的 MEM_VDD_0V85至 MEM_VDD_0V85_VSENSE_P 之间添加一个33nF 电容器、以便从本地输出向感应输出电压线提供电容反馈、而不会出现现有 反馈路径造成的滞后。

    如果可行、我们需要研究 MEM_VDD_0V85_VSENSE_GPU_P 和实际负载感应点之间存在多大的电阻、以便我们能够正确调整电容器的大小 、使其放置在 R494和 R495位置、因为 R494和 R495进入 MEM_VDD_0V85_VSENSE_EM_P 而不是 V85_VSENSE_V85_VDD_P_V85_VDD_V85_VSE_V85_VDD_V85_VSE_VDD_VDD_V85 R492不为局部感应电容提供远程感应电阻以作出反应。

    或者、我们可以更新它们的布局、以便 R494和 R495连接到 MEM_VDD_0V85_VSENSE_P 和 MEM_VDD_0V85_VSENSE_N、而不是 MEM_VDD_0V85_V85_VSENSE_GPU_P 和 M492_VDD_0V85_VSENSE_N、以便在 R494和 R495处使用电容性电容器做出反应、从而在 R494和 R494处提供电容性反馈。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我已经解决了这个问题,将模式从 D-CAP 更改为 D-CAP2,将 MODE 引脚连接到 PIN27(BP3)、因为电容器具有很小的 ESR。

    如果使用 D-CAP 模式,COT 系统可能不稳定。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     

    是的、如果没有内部斜坡、环路就无法稳定、只使用全陶瓷输出电容器的 ESR。

    我很高兴你能够找出问题的根源。  我要关闭此主题。  如果您有任何其他问题或疑问、请启动新的工程师对工程师主题帖。