This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM5051:LM5051 nFGD 问题

Guru**** 2582405 points
Other Parts Discussed in Thread: LM5051

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/916268/lm5051-lm5051-nfgd-question

器件型号:LM5051

您好、支持团队  

根据数据表、当 MOSFET 导通时、INN 引脚将为-100mV、nFGD 将为高电平
当 MOSFET 关闭时、INN 引脚将为-600mV、nFGD 将为低电平
但我在 CH1处测量的信号为-700mV、CH2也为高电平、CH2应拉低但不应拉低。

我可以发表评论吗?

CH1:PIN6 CH2:PIN4

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Red Yen、

    这不是预期的波形、因此您能否确认测量是以 INP/VSS 引脚电压为基准进行的? 我是说、INP/VSS 引脚是否连接到探头 GND?

    有几个因素可以防止 nFGD 引脚指示外部 MOSFET 正常运行。 如果 使用 LM5051连接并行冗余电源、则其中一个连接的电源可能会将 INP/VSS 引脚电压保持在足够接近 LM5051 INN 引脚电压的水平、从而不超过 VSD (TST)阈值。


    此外、在 输出负载电容放电至 超过 VSD (TST)阈值且 nFGD 引脚切换的点之前、以高输出电容值和低输出负载电流运行可能需要相当长的时间。

    此致、

    Kari。