This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC21222:自举电容配置

Guru**** 2380450 points
Other Parts Discussed in Thread: UCC21222
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/914952/ucc21222-bootstrap-cap-configuration

器件型号:UCC21222

我的客户在所连接的电路中对自举电容器充电时遇到问题。 我运行了仿真、获得了一些相似的结果、另附于此。 顶部曲线是自举电容器 C15上的电压-它永远不会充电。 仿真从 VDDA 开始、但实际电路从零开始并保持为零。 电路配置有什么问题?

e2e.ti.com/.../UC21222-simulation-v2.pdf

e2e.ti.com/.../Results-v2.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Lenio:

    快速查看您的原理图、D3会将 VSSA 钳位到 VDDAIN、这会阻止开关节点上升> VDDAIN。 该二极管的目的是什么? 我建议移除 D3并重新测试。

    其次、如果这不起作用、我建议查看 D4、并确保它具有适当的额定电压和低反向恢复。 如果额定电压过低、则会发生雪崩并阻止自举电路正常运行。 如果它具有高反向恢复、则可能会在它完全恢复之前丢失大量电荷、从而产生类似的波形。

    如果有此帮助、您可以按下绿色按钮吗?

    谢谢、

    John

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    John、

    感谢您的快速回复!

    我在没有 D3的情况下仿真了电路、在 D4处使用理想二极管-结果相同。

    你有其他想法吗? 显然、这些新结果可能是仿真的一种情况。 如果您对此有强烈的感受、我可以让客户在真实电路中也这样做。

    谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Lenio:

    我还看到、进入 INA 和 INB 的信号似乎同时变为高电平。 理想情况下、这两个信号之间应存在一个时间延迟、否则栅极驱动器将尝试同时打开两个输出、从而导致击穿。 典型的半桥输入是互补的。 我还建议在 DT (引脚6)与 GND 之间添加一个大于1k Ω 的电阻器、以实现重叠保护并防止击穿。

    您实际上可以看到视在开关节点仅介于0至~35V 之间、而不是预期的0至100V 之间。

    我可能还建议将 V7降至0V、以确保绝对电压的位精度不会发生任何怪异的情况-尽管我认为这里不会发生这种情况。

    如果修复输入信号后仍有问题、您可以在此处共享仿真文件吗?

    谢谢、

    John

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    John、

    输入信号来自我们产品页面中的 UCC21222 PSpice 模型。 它工作正常、您可以看到信号是互补的(180°)。 我同意我们可以看到击穿、因为死区时间很短(脉冲上升和下降时间为10ns)。

    模型已连接。 感谢您的帮助!e2e.ti.com/.../Export_5F00_UCC21222_5F00_sim.zip

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Lenio、

    让我们来看看这一点、并向您返回我们的调查结果。