This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMG1020:未加密的 pspice 模型

Guru**** 2585275 points
Other Parts Discussed in Thread: LMG1020

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/914915/lmg1020-unencrypted-pspice-model

器件型号:LMG1020

您好!

如何获得 lmg1020的未加密模型?  

谢谢

Ken

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    该设备的专家今天不在办公室。 我将联系有关未加密 SPICE 模型的请求。 您是否已确认网络上的模型不适合您?

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ken、

    正如 Richard 提到的、它在网络上。 如果这不是您想要的、或者需要进一步的帮助、请告知我们。

    .lib 文件:

    * LMG1020
    (小部分
    *(C)版权所有2019 Texas Instruments Incorporated。 保留所有权利。
    (小部分
    **此模型旨在为德州仪器(TI)的客户提供帮助。
    ** TI 及其许可人和供应商不作任何明示或默示的保证
    **或隐含的,关于本模型,包括的保证
    **用于特定目的的适销性或适销性。 是的
    **仅以"按原样"提供。 其质量的全部风险
    **且性能与客户有关
    (小部分
    *
    *此型号如有更改、恕不另行通知。 应用工程师
    * Incorporated 不负责更新此模型。
    *
    (小部分
    *
    *发布者:Texas Instruments Inc.
    *部件:LMG1020
    *日期:2019年9月18日
    *模型类型:瞬态
    *仿真器:PSpice
    *仿真器版本:17.2 (x64)
    *数据表:SNOSD45B–2018年2月–2018年10月修订
    *
    *型号版本:2.00
    *
    (小部分
    *获取 LMG1020

    .SUBCKT LMG1020 VDD GND INP OUTH OUTL INM
    C_C9 0 INP_Shifted_Top 1p
    V_V10 N16652210 0 2.2
    E_E8 VDD_Shifted_top 0 VDD GND 1
    E_E9 N03170 0 INM GND 1
    V_V9 N16652216 0 0.9
    R_R9 N03170 0 170k
    X_U14 N03170 N16652210 N16652216 N02910 COMPHYS_BASE_GEN 参数:VDD=1
    + VSS=0 VTHRESH=0.5
    E_E7 INP_Shifted_Top 0 INP GND 1.
    V_UVLO_V7 UVLO_N16641969 0 3.915
    X_UVLO_U13 UVLO_N16641969 VDD_Shifted_Top UVLO_N16641955 N02952
    + COMPHYS_BASE_GEN 参数:VDD=1 VSS=0 VTHRESH=0.5
    V_UVLO_V8 UVLO_N16641955 0 0.085
    R_R10 VDD_Shifted_top INP_Shifted_top 170k
    E_ABM1 N03999 0值{(V (N02966)
    +*V (N03064)/1.0}
    V_V7 N16652601 0 2.2
    V_V8 N16652637 0 0.9
    X_U18 N02910 N02960 INV_BASE_GEN 参数:VDD=1 VSS=0 VTHRESH=500E-3
    E_Core_E5 Core_VIN_INT 0 Core_N00838 0 1
    M_Core_M4 Core_N00962 Core_VGN OUTL OUTL PMOS01
    X_Core_U12 N03999 Core_N00838缓冲区_PS 参数:VHI=1 VLO=0
    + VTHRESH=500E-3 TPPH={Tlplh}TPHL ={Tlphl}TR=1E-9 Tf=1E-9
    C_Core_C7 Core_N00962 Core_VGN 2p
    R_Core_R8 VDD Core_N00816 0.02
    C_Core_C10 OUTH Core_VGP 2p
    R_Core_R12 Core_N00962 GND 0.02
    R_Core_R7 Core_N00764 Core_VGP 10.
    E_Core_E3 Core_N00764 OUTH 值{if (V (Core_VIN_INT、0)< 0.5、-5、5)
    +}
    C_Core_C11 Core_VGP Core_N00816 2p
    M_Core_M3 Core_N00816 Core_VGP OUTH NMOS01
    C_Core_C8 OUTL Core_VGN 2p
    R_Core_R11 Core_N01082 Core_VGN 10.
    E_Core_E4 OUTL Core_N01082值{if (V (Core_VIN_INT、0)< 0.5、5、-5)
    +}
    C_C10 0 N03170 1p
    X_U13 INP_MODED_TOP N16652601 N16652637 N02948 COMPHYS_BASE_GEN
    +参数:VDD=1 VSS=0 VTHRESH=0.5
    X_U20 N02948 N02960 N03064和2_basic_NODELAY 参数:VDD=1 VSS=0
    + VTHRESH=0.5
    X_U19 N02952 N02966 INV_BASE_GEN 参数:VDD=1 VSS=0 VTHRESH=500E-3
    .param tlphl=1.7n tlplh=1.0n

    结束 LMG1020

    ** AA 传统支持的包装程序定义**


    .model PMOS01 PMOS

    + VTO=-2
    + KP=1.11
    +λ=0.001


    .model NMOS01 NMOS

    + VTO=2
    + KP=1.55
    +λ=0.001


    ** AA 传统支持的包装程序定义**
    ****所有数字门*******
    秘书长的报告
    秘书长的报告
    .SUBCKT COMPHYS_BASE_GEN INP INM HYS OUT 参数:VDD=1 VSS=0 VTHRESH=0.5
    EIN INP1 INM1 INP INM 1.
    EHYS INP1 INP2值{if (V (1)>{VTHRESH}、-V (HYS)、0)}
    EOUT OUT OUT 0值{ if (V (INP2)>V (INM1)、{VDD}、{VSS})}
    R1 out 1
    C1 1 0 5.0n
    RINP1 INP1 0 1K
    结束 COMPHYS_BASE_GEN
    *美元
    .SUBCKT INV_BASICE_GEN A Y 参数:VDD=1 VSS=0 VTHRESH=0.5
    E_ABMGATE YINT 0值{{if (V(A)>{VTHRESH},
    +{VSS}、{VDD}}}
    RINT YINT 1
    CINT Y 0 1n
    结束 INV_basic_GEN
    *美元
    * PSpice 模型编辑器-版本16.2.0
    (小部分
    (小部分
    (小部分
    * PSpice 模型编辑器-版本16.2.0

    .SUBCKT Buffer_PS A Y 参数:VHI=1 VLO=0 VTHRESH=500e-3 TPLH=1e-9 tphl=1e-9 tr=1e-9 tf=1e-9 tf=1e-9 tf=1e-9
    RA A 0 1e11
    CA A 0 0.01pF
    VS VSUP 0 DC 1
    BUF1 YPP 0值={if (V (A)>({vthresh})、1、0)}
    ROUTpp YPP 0 1e11
    XNSW1 OUTP YPP 0 NSW_PS 参数:RONval={(TPLH+1e-15)/(1e-12*0.693)}VTHVAL = 0.5
    XPSW1 OUTP YPP VSUP PSW_PS 参数:RONval={(tphl+1e-15)/(1e-12*0.693)}VTHVal = 0.5
    CDEL1输出0 1pF
    ETHRESH YP 0值={if (V (OUTP)> 0.5、1、0)}
    ROUTp YP 0 1e11
    XNSW2输出 YP 0 NSW_PS 参数:RONval={(TF+1e-15)/(1e-12*2.3)}VTHVal = 0.5
    XPSW2输出器 YP VSUP PSW_PS 参数:RONval={(tr+1e-15)/(1e-12*2.3)}VTHVal = 0.5
    CDEL2输出0 1pF
    EOUT OUTf 0值={V (OUTR)*({VHI}-{VLO})+{VLO}
    RDR OUTf Y 1000
    RO Y 0 1e11
    结束 buffer_PS
    *美元
    SUBCKT 和2_basic_nodelay A B Y 参数:VDD=1 VSS=0 VTHRESH=0.5
    E_ABMGATE YINT 0值{{if (V (A)>{VTHRESH}&
    + V (B)>{VTHRESH}、{VDD}、{VSS}}}
    RINT YINT 1
    CINT Y 0 100p
    .ends 和2_basic_nodelay
    *美元

    *美元
    SUBCKT NSW_PS D G S 参数:RONval=10k VTHVal =0.7 VCHARval=0.01 CGval=0.01pF CDval=0.01pF CSval=0.01pf
    RDDUM D 0 1e11
    RSDUM S 0 1e11
    RGDUM G 0 1e11
    CG G D{CGval}
    CD D S{CDval}
    CS G S{CSval}
    ***EEXP F1 0 Value={limit (((V (G、S)-VTHval)/VCHARval)、-80、80)}
    测试0值={if (V (D)> V (S)、V (G、S)、V (G、D))}
    Gout D S 值={V (D、S)/(RONval*(1+EXP (-limit (((V (TEST)-VTHVal)/VCHARval)、-80、80)))}
    .END NSW_PS
    *美元
    SUBCKT PSW_PS D G S 参数:RONval=10k VTHVal=0.7 VCHARval=0.01 CGval=0.01pF CDval=0.01pF
    RDDUM D 0 1e11
    RSDUM S 0 1e11
    RGDUM G 0 1e11
    CG G D{CGval}
    CD D S{CDval}
    测试0值={if (V (S)> V (D)、V (S、G)、V (D、G))}
    Gout S D 值={V (S、D)/(RONval*(1+EXP (-limit (((V (TEST)-VTHVal)/VCHARval)、-80、80)))}
    结束 PSW_PS
    *美元

    *美元
    SUBCKT D_D1 1 2.
    D1 1 2 DD1
    .model DD1 D (is=1e-15 TT=10p Rs=0.05 N=.1)
    结束 D_D1
    *美元