This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS25944L:nFLT 和 PGOOD 之间的差异?

Guru**** 1655900 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/922888/tps25944l-difference-between-nflt-and-pgood

器件型号:TPS25944L

从数据表的图48可以看出 nFLT 输出被锁存、PGOOD 未被锁存。  除此之外、任何导致 nFLT 触发的问题也将导致不驱动 PGOOD。  我缺少什么吗?

James

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

    数据表中的图48是方框图、如下所示。 是否可以确认您是否指向此图?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、这就是图。  我看不到 nFLT 被触发并且 PGOOD 不会被停用的时间、反之亦然。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

    nFLT 和 PGOOD 是两个独立的信号。 以下是这些信号有效时的条件。

    • 在欠压、过压、反向电压电流和热关断条件下、nFLT 开漏输出被置为有效(低电平有效)。 此外、在 TPS25944中、当过载情况持续时间超过故障时间(TCB (OLD))时、nFLT 被置为有效。 FLT 信号保持有效、直到故障条件被清除并且器件恢复正常运行。  
    • 当内部 FET 完全增强且 PGTH 引脚电压高于内部基准 V (PGTHR)时、PGOOD 被置为高电平。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

    我的上述回答是否回答了您的问题? 如果您有任何其他问题,请告诉我吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Praveen、

    感谢您的详细回答。  当出现任何这些故障情况时、输出 FET 将会通过对吗?  在这种情况下、PGOOD 将在发生任何此类故障时停用(允许通过外部电阻器上拉为高电平)。  是这样吗?

    James。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

    是的、您的理解是正确的。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    再次感谢 Praveen。

    当我将此芯片设计到原理图中时、很明显、我可以使用 PG 输出对电源启动进行排序、并使用 nFLT 输出转至不同 I/O 电平的微控制器进行监控。  我将把这个想法留给那些偶然发现这个帖子的人。

    James。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的地方 James。