This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC12050:rsync 要求

Guru**** 2380860 points
Other Parts Discussed in Thread: UCC12050
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/923719/ucc12050-rsync-requirement

器件型号:UCC12050

我将通过电流限制为3mA 的 FPGA 驱动 SYNC 引脚、因此即使最大推荐电阻(1k)也会超过 FPGA 引脚的电流限制。  假设布局合理、我想知道添加 rsync ~2k 有多大好处? SYNC 引脚的输入阻抗是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 KIron、

    感谢您关注 UCC12050隔离式转换器。

    从规格表中可以看出、SYNC 输入是高阻抗输入、施加5.0V 电平、电流消耗小于1uA。  

    RSYNC 的目的是提供一个端接电阻、以匹配16MHz 源的任何传输线路阻抗。  阻抗匹配将避免因失配和反射而产生逻辑边沿振铃。  Rsync 的值不限于1KR。  表3中的建议仅列出了典型的传输阻抗。  如果 FPGA 非常靠近转换器、则可能不需要任何 Rsync。  

    尽管如此、FPGA 输出端(在 SYNC 引脚上)上的4.7K 至10K 负载电阻器可能有助于保持信号清洁。

    此致、

    Ulrich