This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UC2843:栅极驱动波形

Guru**** 2382210 points
Other Parts Discussed in Thread: UC2843
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/921192/uc2843-gate-drive-waveform

器件型号:UC2843

大家好、  

在反激式拓扑中使用 UC2843时、有两个问题。 48V (34V-60V)输入、9.5V/2A 输出。  

我们发现当 Ton 较大时、OUT 引脚上有两个阶跃。 请检查原因以及第2步是否会降低。  

VIN=34V Ch1=OUT、Ch2=RTCT、Ch4=Comp  

VIN=55V、OUT 引脚信号正常。 与上面的波形相比、Ton 更小  

2.在同一电路中 ,使用 AUX 绕组为 Vcc 引脚供电。 断电期间、Vcc 上出现振荡。 请检查原因。  

Ch4 = Vcc  

如果将驱动器电阻器从100欧姆更改为较小的值、例如50欧姆、则不存在此类振荡。  

BRS

假设  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    有趣的波形。 在第一个显示了 D=22%时的阶跃的波形中、是在 OUT 引脚上测量还是在 MOSFET 的 VGS 上获取的波形? 安装100 Ω 栅极电阻器后、在栅极电阻器两侧测量相同的波形、并在同一图上测量 VCC。 您需要确定这种下降是由 VCC、控制器栅极驱动输出还是 MOSFET VGS 的局部击穿引起的? 我不知道占空比减小时为什么不出现此问题、但如果您测量的波形与我之前描述的相同、原因可能会变得显而易见?

    第三幅图显示了关断期间 VCC 上的轻微振荡(UVLO 关闭时)-当栅极电阻为100欧姆时、振荡很明显、当栅极电阻降低到前50欧姆时、振荡不明显。 如果您看不到 VGS 振荡、100欧姆是一个非常大的栅极电阻器-为什么这么大? 测量栅极电阻器两侧的 VDS。

    此外、在前两幅图中、COMP 显示的振荡等于开关频率。 请验证您的电压放大器是否得到了正确补偿、电流检测信号是否具有适当的滤波功能、以显示平滑的线性斜坡。

    此致、

    Steve

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    自上次答复以来,我没有听到。 我假设您遇到的问题已解决、我将关闭此主题。 感谢您使用 TI e2e 论坛、如果您需要其他支持、请打开新主题。

    此致、

    Steve

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Steve、

    很抱歉耽误你的回答。 我要求客户获取您希望看到的波形。 更新后、将通知您。 谢谢。

    BRS

    假设

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

     

    很明显、从波形可以看出、100Ω Ω 栅极电阻器过大、50Ω Ω 也过大。 为什么使用如此大的栅极电阻器?  所有栅极电流都在 VGS 上的电压达到 VCC 之前消失。 我们需要一些栅极电阻(导通时小于10Ω Ω、关断时可能为0Ω Ω)来控制导通和关断边沿的振铃、但电阻不是太大、以至于驱动电流无法对 VGS 电容进行有效充电/放电。 我建议使用下面显示的电路、其中 R1控制导通边沿、R1//R2控制关断边沿。

    另请参阅 SLUA618a 、了解有关栅极驱动电路的更多详细信息。

     

    此致、

     

    Steve