This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS62180:为什么输出不延迟?

Guru**** 2511415 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/762954/tps62180-why-the-output-not-delay

器件型号:TPS62180

在我的电路中、我从12V 生成4.2V 电压、但没有1ms 的时间延迟。
在波形中、VIN < 3.5V、因此我认为 UVLO 正在运行。
因此、当 VIN>4.0V 时、我认为输出时间将在1ms 后、但没有延迟。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Tomo、

    在此启动波形期间、EN 引脚似乎比 Vin 高0.3V 以上。 这违反了 EN 的绝对最大额定值、必须避免。

    为了提供最佳启动、您能否使用 D/S 图40中的电路? 在打开此电源轨之前、让12V 电压完全上升可能会使您的系统受益。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您快速回复。
    EN 电压不高于 VIN、因为 VIN 在波形中具有3.0V 偏移。
    我将附加原理图之外的内容、请参阅。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您指出这一点。 我在范围上错过了它。

    在这种情况下、输入电压(~3.6V)可能没有低于 UVLO 下降电平的时间足够长、无法触发 UVLO 电路。 因此、您会看到 EN 启动而不是 UVLO 启动。

    您能否在重新上升之前让 Vin 下降到较低的水平? 您还可以调整 EN 上的分压器、以使 EN 保持低电平、直到 Vin 达到更高的值。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我重新测试了 Vin、使其具有更低的电压。
    当 Vin 足够低时、会发生输出延迟。
    因此、如果是附加的波形、UVLO 似乎无法正常工作。
    但是、由于 EN 的电压超过1.0V、我认为我们将在更早的时间开始输出、但它不会输出。
    当输入电压为4V 或更低时、我们是否会在任何情况下都不会开始输出?

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Tomo、

    感谢您分享测试结果。

    您的问题不清楚。 要开始开关、EN 必须为逻辑高电平、且 Vin 必须超过 UVLO。 这两个参数都具有容差和迟滞阈值。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢你的答复。
    我知道输出需要 EN>1.0V 和 VIN>4.0V、而且 UVLO 需要一些时间进行检测。
    因此、我认为我上传的波形不符合该规格。
    因此、我认为在这种情况下、输出不会延迟。

    此致、