This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS24700:TPS24701栅极引脚电击、5次之后它变为正常

Guru**** 2540720 points
Other Parts Discussed in Thread: TPS24701, INA219, TPS2066

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/759662/tps24700-tps24701-gate-pin-shock-after-5-times-it-become-normal

器件型号:TPS24700
主题中讨论的其他器件:TPS24701INA219TPS2066

您好!

 当我使用 TPS24701时、遇到了问题、在它加电时、栅极引脚和 VCC 引脚在正常工作之前会发生多次电击  

我的方案如下、功率为5VDC

我的电路板负载大约为0.18A、上电时、芯片的 VCC 和栅极引脚会在正常工作前多次冲击、正常情况下、上电波如下:

通道1是栅极引脚波形、通道2是 VCC 引脚波形;OUT 和栅极引脚波形如下:

电击的细节

如果这种现象异常,导致此问题的原因是什么,我如何解决此问题,谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    赵海峰、您好

    看起来、进入输出电容器的初始浪涌电流(一旦栅极超过阈值)会导致 Vin 降至 UVLO 阈值以下并重新启动。 如果输入端没有足够的电容、就会发生这种情况。 尝试增大输入电容。
    在这种情况下、由于没有负载或负载最小、多次重试后输出能够斜升。 因此、输出在 Vin UVLO 出现之前稍稍稍稍稍进行构建。 如果有负载、则输出不会升高。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    赵海峰、您好

    还有其他问题吗? 如果没有,我们可以关闭这个线程吗?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复

      我 想芯片已经尝试了很多次,因为当 MOSFET 打开,电源压降,然后我增加一个10uF 的输入电容器、电击振幅减少,但电击次数没有减少。我继续将输入电容器增加到22uF、 1000uF,它只能降低振幅、 但不能减少数量、我使用的电源也有2个1000uF 和1个1uF 电容。我想知道如何减少冲击次数、我使用 TPS24701 PSPICE 模块来仿真我的电路、它只有1个时间降、 但没有冲击。 换另一个型号的电源时,它只有1次电击,所以我觉得我的问题与电源有关。 我使用的电源的输出电路如下:

    C202、C203:- 2 X 1000uF/10V  
    XC213:- 1U/10V  
    XC229、230、206、212:- 22nF/200V  
    L203:- 26~32uH,见下  
    XR240:- 330R

    在 VCC 中添加3个10uF 电容、VCC 引脚上的波形如下:


    很抱歉 ,我没有理解最后一句:“所以,输出是在 Vin UVLO 出现之前建立的。 如果有负载,输出将不会升高。”请详细说明。 非常感谢、祝您一切顺利

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    赵海峰、您好

    输入电源与 IC 的距离有多远? 您是否在靠近 TPS24701输入的位置添加输入电容器? 这是为了查看从 TPS24701的源极到 Vcc 是否有任何输入阻抗。
    启动期间的负载是多少? 什么是 LOD? 是否可以在无负载的情况下检查启动?
    您能否在一个快照中共享 TPS24701的波形-启动期间的输入电压、输出电压、栅极和输入电流?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Praveen、

    电源距离 IC 约200cm、我在 TPS24701的 VCC 引脚附近添加了电容器(与 c133并联、c147 (10uF)是我添加的电容)。 当我测试波形时、我在电容 C138后面的 GND 添加了一个30欧姆电阻器(R458)。 主题如下

    VOUT 连接了一些电容和芯片、测试波形如下:

    但是、当我断开负载与 VOUT 的连接并且只有 R458连接时、波形变为如下:

    很抱歉、我无法测试 Iin 波形、因为我没有电流探针。

    有6个 TPS2066芯片、4个47uF CAPS、1个10uF CAP、1个 ALC262-VC2-GR、1个 INA219连接到 VOUT。  由于未提供 EN 引脚3V3、TPS2066芯片被禁用。 TPS2066的方案如下:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    赵海峰、您好

    感谢您分享波形。  以下是可能导致栅极被拉至低电平的三个原因。 由于您使用的是 TPS24701、因此该器件会在闩锁后重试。 从您的测试中可以明显  看出、您的负载在启动期间导致 Vin 下降、并导致器件闩锁并重新启动。  

    您可以尝试执行以下操作、看看您是否可以避免输入电压下降、

    • 在 Vcc 引脚附近添加高频电容、即0.1uF 和0.01uF。
    • 尝试在 PGb 变为低电平后打开您的负载。
    • 您可以尝试添加 栅极电容器、以便使用 dV/dt 控制启动、如下所示。 这肯定会起作用。 请浏览第页 数据表的第21部分。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Praveen、

      感谢您的回复、 我认为您是对的。当我断开负载、然后向 VOUT 添加1000uF 电容器时、波形变为如下所示

    因此、我认为导致该问题的原因是、我的容性负载过大、在上电时、负载将 VCC 降至 UVLO 以下、 然后芯片锁存并重新启动,因为当 VIN 大约为2.35 (TPS24701 UVLO 大约为2.3V)时电击启动、您认为?是什么

    您说过、我可以在 PGb 变为低电平后打开我的负载、如何实现此加电序列? 和由 PGb 控制的 MOSFET? 您有更好的方法吗?

    我是否可以添加不带1k Ω 电阻器的 Cgate、以便它可以减慢打开 MOSFET 的时间? 它会导致什么问题?

    我有下面的一些其他测试波形:

    当我连接负载时、我测试的波形如下:

    但是、当我移除其中一个电流感应电阻器时、波形发生如下变化:

    这怎么会发生? 电流感应电阻器的寄生参数是否会导致这种情况、或者存在其他一些原因、我感到困惑?我使用了两个并联的2512 0.005ohm 电流感应电阻器、形成一个0.0025ohm 电阻器。 该方案如下:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    赵海峰、您好

    在 FET 的漏源电压降至170mV 以下并经历3.4ms 抗尖峰脉冲延迟后、PGb 拉低。 可根据您的电路实现方案使用 PGb 和 FET 来在 Vout 斜升后导通负载。
    建议将1K 欧姆电阻器与外部栅极电容器串联、因为它可防止其降低快速关断事件的速度。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢、 我添加了栅极电容器来解决了这个问题。