This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM5175:UVLO 原理图检查

Guru**** 2595770 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/774401/lm5175-uvlo-schematic-check

器件型号:LM5175

大家好、

我的客户将 EN/UVLO 设置从3.3V (10K)上拉更改为

VBAT 和205K 和47.5K 分频器。

 

您是否发现 这些价值观存在任何问题/顾虑?

Math 位于下面的工作表中。

真正关心曲柄的值(如下)。

这是不是属于该范围、还是需要更高的值?

谢谢、

Brian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Brian、

    我相信他们希望电路在 Vin 降至6V 时继续工作、对吧? UVLO 上升沿的计算是正确的、但一旦电路启用、EN/UVLO 引脚将有5.5uA 的电流流出、从而将 UVLO 电压升高到更高以实现迟滞。 。

    要针对最坏情况进行设计、使电路能够以6V 的启动电压运行、应选择 R67=53.6k。 这是为了确保在 VIN=6V 时 UVLO 电压仍大于1.29V、以保证运行。 对于最坏情况、考虑2最小 UVLO 迟滞电流和最高 UVLO 阈值(1.29V)。 还应考虑2%的电阻器变化、以及总变化、包括初始容差和温度变化。

    谢谢、
    Yohao Xi、BCS 应用工程部