This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS2121:ST 引脚

Guru**** 2551110 points
Other Parts Discussed in Thread: TPS2121

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/802014/tps2121-st-pin

器件型号:TPS2121

您好!

在 TPS2121数据表中、表2和表3 (以及相关文本)在最后一列中都表示、如果两个输入无效(INx≤UV 或 OVx≥VREF)、ST 引脚将为高电平。 显然、如果尚未施加电源(INX=0)、则这种情况不会成立。 但是、如果这不是拼写错误、您能告诉我两个输入都变为零后的典型时间为真(ST 高电平)吗? 之后是 Hi-Z 还是接地(我无法从功能方框图中得知?

感谢你的帮助。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Murat、

    感谢您与 E2E 联系!

    ST 引脚可被连接至一个外部电压源来提供反馈、即使两个输入都为0V。 因此、即使两个通道都是高阻态或无效、我们也会对通道选择进行规格说明。

    在这种情况下、ST 时序是相同的、规格见数据表第8页(~1uS)。

    谢谢、
    黄亚瑟
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Arthur:

    谢谢你。 时间方面还可以。 但我想再次向您询问 ST。 假设 INX、OVx、PR1和 CP2引脚均为0V。 ST 引脚(H、L 或 Hi-Z)的状态是什么?
    此致
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Murat、

    在这种情况下、如果您将 ST 引脚连接到外部电源、它将被拉高。 由于该引脚为开漏、因此除非 IN2为输出、否则将上拉。

    谢谢、
    Arthur