This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS544C20:如果 VIN 和 ADD 不适用、是否存在任何泄漏电流?

Guru**** 1826200 points
Other Parts Discussed in Thread: TPS544B20, TPS544C20
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/798811/tps544c20-is-there-any-leakage-current-if-vin-and-add-do-not-apply

器件型号:TPS544C20
主题中讨论的其他器件:TPS544B20

各位专家、您好!

我有疑问。 如果 VIN 和 VDD 未施加并向后续引脚施加电压(小于 ABS)、则以下引脚是否存在泄漏电流(内部泄漏电流路径)?  

[TPS544B20和 TPS544C20]
- 1引脚 CTRL
- 4引脚数据
- 5引脚 CLK
- 36引脚 PGOOD

此致、
福吉瓦拉

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Fujiwar-san、

    如果对所有这些引脚施加电压、则它们将具有一些小的泄漏电流。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    John - San、

    您是否会为每个引脚提供漏电流路径? 泄漏电流值呢?

    此致、
    福吉瓦拉
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Fujiwar-san、

    PGOOD 引脚是一个开漏 FET。 施加5V 电压时的泄漏电流典型值约为7.5uA。

    遗憾的是、我没有 CTRL、DATA 和 CLK 引脚的任何数据。 我希望这些引脚的泄漏电流在 nA 范围内、通常是 MOS 逻辑的栅极输入。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    John - San、

    感谢您的回答。 我想知道这些电流是否流向其他引脚。 例如、泄漏电流将通过 ESD 二极管流向 VDD 引脚。 您是否会为每种情况告诉它?

    此致、
    福吉瓦拉
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Fujiwar-san、

    如前所述、PGOOD 泄漏是下拉 FET 的 FET 漏源极。 对于 CNTL、数据和 CLK、它应该是到逻辑门(MOS 结构的栅极)的微小泄漏。 我们没有数据、因为它未经过测试、但评估来自我们的 DMTS。 他还提到、如果有内部上拉电阻、则可能会有额外的路径、但如果 VDD 或 VIN 没有电源、上拉电阻应为"off"。 您为什么需要了解它? 您的担忧是什么?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    John - San、

    我的客户在其新设计中采用 TPS544x20。 客户提到将向该引脚施加电压、因为 MCU 在 TPS544x20处于活动状态之前打开。 因此、客户想知道这种情况是否会导致一些问题(泄漏电流将通过内部路径流向其他引脚等)。

    提前感谢您的支持。
    此致、
    福吉瓦拉

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Fujiwar-san、

    我想不出这方面的任何问题。 PMBus 引脚的泄漏电流应非常小。