This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC24612:锁定在故障模式中?

Guru**** 2386620 points
Other Parts Discussed in Thread: UCC24612
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/789119/ucc24612-locked-in-fault-mode

器件型号:UCC24612

尊敬的所有人:

我在测试此器件时遇到问题。

当占空比大幅重新密封(例如从30%到50%)时、即使我降低占空比、器件锁定和 SR 也不会再有效。

唯一的选择是移除 VDD 并重新为其供电。

是否有一种特殊模式来解释这种"锁定"行为及其原因?

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Fabrice

    UCC24612没有锁存故障响应。 在多种情况下、它将停止运行、并且存在迟滞以启用运行。

    UCC24612具有与频率相关的睡眠模式。 当频率降至12kHz 以下时、UCC24612被禁用。 由于存在迟滞、因此在频率超过15kHz 之前不会恢复开关。 UCC24612数据表的第7.3.5节(第21页)对此进行了更详细的介绍。 请确认这是否导致您看到的问题。

    另请查看以确保 REG 电压高于 UVLO。 在这一大步中、请测量此引脚上的电压、以确保其不会降至 UVLO 关闭 VREGOFF 以下。 UVLO 开启时存在迟滞、因此请确认电压升高到超过开启阈值 VREGON。

    此致、
    Eric
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Eric、

    感谢你的帮助。
    使用的频率为32.5kHz 且固定。
    正如建议的那样、我查看 VREG。
    我在常规模式下看到大约10V、在...之后看到大约15V (VDD)。
    我还在 VDD 上看到了一些尖峰、因此我决定添加10nF X7R 滤波。
    现在的想法是更好的、但仍有一些改进。
    最后一个问题:我要过滤 VDD 输入,但也需要过滤 Vd 吗?

    再次感谢您的支持。
    Fabrice
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Fabrice

    很高兴听到您在解决此问题方面取得了进展。

    引脚 VD 用于测量 UCC24612控制的 SR FET 的漏极。 我们不建议在 VD 和 GND 之间放置任何电容器。 SR FET 两端的缓冲器将从 VD 连接到 VS 引脚、此外、内部控制还将为该引脚上的任何噪声提供足够的滤波。

    此致、
    Eric