This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ISO5452:隔离式栅极驱动设计。

Guru**** 2519510 points
Other Parts Discussed in Thread: ISO5452

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/788413/iso5452-isolated-gate-drive-design

器件型号:ISO5452

朋友们、您好!

我计划在我们的栅极驱动器设计电路中使用隔离式栅极驱动器- ISO5452。 我想知道引脚上的条件、即- OUTH。 我计划使用 IN+和 IN-将连接到数字接地。

其余引脚的条件如下:-

1) 1) RST 和 RDY 引脚为高电平。  

2) 2) IN+连接到 GPIO、但没有输入、也就是说它是浮动的。 IN-未使用并连接到数字接地。

在上述给定条件下、OUTH 和 OUTL 引脚上的输出是什么?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    在规定的条件下、即 RDY 为高电平、RST 为高电平、IN-被拉至 GND、IN+悬空、则输出将为低电平。 IN+由一个下拉电阻器在内部下拉。 这意味着 OUTL 为低电平、OUTH 为高阻态

    此致、
    Audrey
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。

    因此、如果我在 ISO5452的输出端驱动一个具有上述相同条件(IN+悬空和 IN- GND)的图腾柱晶体管、那么我将在图腾柱晶体管的输出端具有负输出电压。  

    请对此进行评论。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    如果您在 VEE2上使用负电压、则当器件驱动为低电平时、OUTH/L 输出将为负电压。 如果您使用图腾柱缓冲器、例如 ISO5452数据表图57中所示、那么您还将看到图腾柱缓冲器的输出被驱动为低至负输出电压。

    如果我回答了您的问题、请点击"Resolved (已解决)"。

    谢谢、
    Audrey
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的评论。