大家好、
我对 TPS54325中电源正常信号的斜升有疑问。
我设计 了一个电源电路、电源正常信号通过10k 电阻器上拉 VREG5引脚(#3)。
当我测量启动波形时、我在 PowerGood 信号(CH4)中抑制了毛刺。
您能告诉我干扰的原因吗?
这个问题是否几乎没有影响?
此致、
Keisuke
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
我对 TPS54325中电源正常信号的斜升有疑问。
我设计 了一个电源电路、电源正常信号通过10k 电阻器上拉 VREG5引脚(#3)。
当我测量启动波形时、我在 PowerGood 信号(CH4)中抑制了毛刺。
您能告诉我干扰的原因吗?
这个问题是否几乎没有影响?
此致、
Keisuke
你(们)好,伊文
感谢您的参与。
我描述了 TPS54325电路的一些组件值。
-输入电压:12V
-输出电压:1.2V
IO:1A (最大值)
- Cin:GRM21BR61E226ME44L (22uF/25V) x 3件、
GRM033R6YA104KE14D (100nF/35V) x 1件
- COUT:GRM21BR61E226ME44L (22uF/25V) x 2件
L:SPM6530T-1R5M100 (1.5uH)
- VREG5引脚:GRM188R61H225KE11D (2.2uF/50V)
此致、
Keisuke