This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65911:HDRST 切换

Guru**** 1831610 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/786555/tps65911-hdrst-toggling

器件型号:TPS65911

您好、Phil、

我有另一个关于 HDRST 的问题。

考虑系统开启时的情况、HDRST 输入为低电平、所有输出电源轨均正常运行。 当 HDRST 快速地再次切换为高电平和低电平时会发生什么情况(例如在1ms 内)? PMIC 是否在再次打开之前正确完成断电序列? 或者、它是否在未完全放电输出电源轨的情况下再次启动上电序列?

谢谢你。

Josef

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Josef 您好、

    PMIC 将在重新上电之前完成断电序列。 我发现生成关断事件的脉冲的截止频率约为125us。

    下面的示波器屏幕截图以黄色显示了其中一个稳压器(我在 TPS659114 OTP 上使用 LDO4和 VIO 进行了测试、它们的行为大致相同)、其中负载为50mA、HDRST 为蓝色(由于忘记设置衰减、因此标度混乱、 但它是1.8V 信号)。

    我发现在 HDRST 的上升沿和 LDO4启动(这个 OTP 中的第一个电源轨)之间有大约4ms 的延迟。 请注意、对于空载电源轨、它们不一定会衰减至0、这取决于负载。 这就是我添加50mA 电流的原因。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Kevin:
    非常感谢您提供准确而及时的答案。 从上面我了解到:
    电压轨的衰减完全取决于其负载和连接电容的大小。
    2.没有有源放电电路(例如激活开关稳压器中的低侧 MOSFET)可在再次导通之前可靠地强制输出为0。
    3.稳压器只是关断(就像从其电源轨断开一样)。
    您能否确认以上陈述?
    再次感谢!
    此致、
    Josef
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Josef 您好、

    电源轨确实具有通过内部下拉电阻器实现的放电机制。

    VIO、VDD1和 VDD2 Ω 放电阻器(最大50 μ A)、这些放电电阻器在电源轨禁用时启用、但这不能单独保证0V。 Ω、如果 VIO (3.3V)的输出端具有121 μ F 的电容、则在50 μ F 下拉电阻的情况下、如果没有负载、它将在4ms 内达到大约1.7V、然后重新启动。 Ω 时、LDO 通常为600 μ A (在数据表中标记为"内部电阻"、而不是放电电阻、这使得查找起来更难)、因此在空载的情况下中途衰减大约50ms。