This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPSM846C24:要求

Guru**** 2386620 points
Other Parts Discussed in Thread: TPSM846C24
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/662344/tpsm846c24-requirements

器件型号:TPSM846C24

稳压器输入、输出和电流要求。
输入电压= 4.0V - 6.0V DC
输出电压= 0.95V DC
最大电流= 20A

架构:
在我们的设计中、我们将首先使用默认设置为稳压器供电、该电源用于为 FPGA 供电、
FPGA 通电后、我们需要根据需要向稳压器的 SYNC 引脚提供从 FPGA 生成的同步时钟、

请确认、我们提供同步时钟的方法是可以的、
此外、当应用此同步时钟时、不应更改稳压器输出电压。
请告知我们、通过提供外部同步、输出电压下的过冲和下冲将会存在任何主要问题。
请尽快回复。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的用户5807263:

    您在系统中可以接受的模块输出电压波动是多少?  

    在您的系统中、该模块已通电、这将导致为将同步信号发送回模块的 FPGA 供电。 数据表中的第7.3.6.2.1节规范 TPSM846C24在模块加电后同步信号变为有效状态后具有较小的输出电压干扰。 如果 SYNC 信号在运行期间中断并丢失、则输出电压中将产生另一个干扰、因为 TPS846C24会恢复到由 R_RT 电阻器设置的开关频率。  

    此致、

    Jimmy  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在此应用中、我看到的主要问题是输入电压范围。 TPSm846C24在输入电压为4.5V 之前不会导通。

    如果  在器件运行后施加外部同步信号、器件将继续运行并锁定到 同步频率。 应用 SYNC 信号时可能会出现轻微干扰。 连接了一个典型的波形。

    波形:蓝色= Vout、紫色= PH、黄色=外部同步时钟

     

     

    e2e.ti.com/.../C24SYNCWaveforms.docx