请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TPS74901 我在查看 TPS74901的数据表、并注意到以下段落:
第二个规格(如图24所示)被称为 VBIAS 压降、并应用于 IN 和 BIAS 连接在一起的应用。 该选项允许在辅助偏置电压不可用或不需要低压降的应用中使用该器件。 由于 VBIAS 为导通 FET 提供栅极驱动、这些应用中的压降受到偏置的限制;因此 VBIAS 必须比 VOUT 高1.75V。 由于 VBIAS 为导通 FET 提供栅极驱动、这些应用中的压降受到偏置的限制;因此 VBIAS 必须比 VOUT 高1.75V。 因此、IN 和 BIAS 连接在一起很容易消耗巨大的功率。 请注意不要超过 IC 封装的额定功率。
我的客户希望将其用于3.3V 低至2.5V 的应用、但根据这种情况、您无法将 VBIAS 引脚连接到正确的 VIN、而不会看到巨大的功耗。 这是真的吗? 我们是否需要至少4.25V 的电源轨(考虑到5%的容差、可能更高)?