This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS386000:TPS386000的 WDT 引脚

Guru**** 2378650 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/750830/tps386000-wdt-pins-of-tps386000

器件型号:TPS386000

你好

我正在项目中使用 TPS386000RGPR。是否有任何需要提供从处理器到 WDI 的时钟输出。 WDI 的意义是什么? 是否有任何要求为所有复位和 WDO 单独提供100k Ω 上拉电阻、或者我们是否可以通过将所有这些引脚短接来使用单个100k Ω 电阻。

请帮助我解决这一问题。

此致

Nidhi P Shetty

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Nidhi、

    WDI 和 WDO 引脚是负责看门狗(处理器)监控的输入和输出引脚。 看门狗输入(WDI)必须在610ms 到期前接收到一个正或负逻辑边沿、否则看门狗输出(WDO)将变为逻辑低电平。 WDI 典型接口连接到微控制器或处理器的 GPIO、并接收连续脉冲以表明微控制器正常运行、并且未关闭或卡在执行代码中。

    是的、所有输出都需要一个上拉电阻器以实现独立运行、因为它们是开漏输出。 您可以使用单个电阻器来有效地对输出或输出进行逻辑运算、以便当任何输出变为逻辑低电平有效时、它们都将下拉。 如果您希望输出独立工作、则每个输出都必须有自己的上拉电阻器。

    在将输出短接在一起并使用单个上拉电阻器时、请确保上拉电阻器值足以将输出下拉至逻辑低电平、同时不超过任何输出引脚的电流限制。

    如果您有任何其他问题、请告诉我。 谢谢!

    Michael
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好

    感谢您的回复。
    如果我不想使用 WDI 功能。 因此、我不想向 WDI 提供任何信号、因此我是否可以为 WDI 提供上拉电阻并使 WDO 保持未连接状态?

    我是否可以同时保持未连接状态?

    请帮助我解决这一问题。

    此致
    Nidhi P Shetty
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Nidhi、

    我们建议将 WDI 连接到 GND、如果根本不使用看门狗、则将 WDO 保持悬空。 您也可以将两者保持断开状态。

    Michael