This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC28056:Rdg 的布局

Guru**** 2387060 points
Other Parts Discussed in Thread: UCC28056
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/730204/ucc28056-the-layout-of-rdg

器件型号:UCC28056

您好!

根据数据表、我知道 RDG 需要放置在 DRV 和 GND 之间。

但 现在的情况是、布局错误导致 RDG 从 RDG 连接到 RCS (MOSFET 的源极引脚)。

我是否可以问这种情况会发生什么?

它是否会影响谷底开关的性能?

2.如果是、那么它应该会影响在启动时读取延迟时间设置的 IC、并且在正常运行期间不会影响任何其他内容、对吗?

3.这是否只影响 谷底开关的性能?  如果不是、其他的是什么?

非常感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Chentsu、

    感谢您关注 UCC28056。 Tzcdr 延迟由 DRV 到接地的电阻器设置来设置。 在启动期间或从长故障恢复时选择 Tzcdr、然后 Tzcdr 在正常运行期间不会改变。

    1、谷底开关可能会产生一些影响。 我不会期望会有较大的变化、因为电流感应电阻器通常是低电阻、但您可能会看到谷底开关性能发生一些变化

    2.在启动期间或从长时间故障状态恢复时选择 Tzcdr 延迟设置。 在正常开关操作期间、Tzcdr 设置不变。

    3.我会检查 ZCD/CS 引脚波形、以确保 DRV 和 ZCD/CS 引脚之间的耦合不会影响波形形状。 ZCD/CS 引脚波形失真可能导致 MOSFET 时序错误或 OCP 或 OVP2等保护功能错误跳闸。

    此致、
    本·洛夫