This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ISO5452-Q1:发生 UVLO1和 UVLO2时的 FLT 引脚行为

Guru**** 2520220 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/878963/iso5452-q1-flt-pin-behavior-when-uvlo1-and-uvlo2-happen

器件型号:ISO5452-Q1

大家好、

发生 UVLO1或 UVLO2时、RDY 引脚输出变为低电平。  UVLO1或 UVLO2下的 FLT 引脚行为如何?  

当去饱和激活时、RDY 将变为低电平然后变为高电平、该设计是否会防止 软关断期间 FLT 复位?

确保有足够的时间 软关断?

迪伦

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Dylan、

    是的、您回答正确。 中的 d/s 中对此进行了说明:

    9.3.4软关断、故障(FLT)和复位(RST)

    Flt-z 仅在 DESAT 条件下触发、而不是 UVLO。

    如有任何疑问、请告知我们。 如果您的问题得到了解答、请按绿色按钮。