This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCD9090A:延迟后逻辑重启

Guru**** 2521970 points
Other Parts Discussed in Thread: UCD9090A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1232926/ucd9090a-logic-restart-after-delay

器件型号:UCD9090A

大家好

我们希望根据逻辑电平更改和超时周期来实现重定序事件。

例如:

  1. SoC 将连接到 ucd90a 的 GPIO 从低电平设置为高电平。
  2. UCD 9090a 启动计时器。
  3. 如果 SoC 未在一定时间内将此引脚再次设置为低电平、则 UCD9090a 应针对连接到 SoC 的电源启动重新排序事件。

这似乎是可能的、但我们很难实现这种设置。

请告知。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    周老师、您好!

    我 不确定该器件是否能够完全满足您的要求、但可以做一些接近的事情:

    • 将 GPI 设置为 低电平有效-然后将其设置为您想要重新排序的电源轨的相关性。
    • 将超时操作设置为"重新排序"。  
    • 如果是 GPI 不是低电平  在 x 毫秒之后、电源轨将重新定序。

    因此、基本而言、如果 GPI 为高电平的时间达到 x 毫秒->导致故障->导致重新排序。  

    您是否尝试过此解决方案?

    此致、

    Chris Bartuska.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Chris、您好!

    感谢您花时间作出响应并添加输入。

    我试过这个方案,有几个变体,不能使它工作。

    我到目前为止最接近的方法是启用系统复位、并将其连接到控制引脚。

    系统复位给了我延迟和脉冲宽度、但脉冲似乎是"一次性"脉冲、如果我在延迟计时器生成脉冲之前将 GPI 设回低电平、则无法禁用。

    我还在看这里、再次感谢。

    谢谢、

    周老师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    周老师、您好!

    这不是我已经实施过的重定序事件、因此我会在下周早些时候尝试找到解决方案并向您通报最新情况。 我们为这些器件提供支持的工程师将 于6月7日回来、如果他们也有任何解决方案、我会向您进行更新。

    此致、

    Chris Bartuska.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Chris、您好!

    这太棒了,谢谢你的帮助。

    我目前正在使用 UCD9090A EVM 评估另外两个选项:

    1. 让 SoC 创建供 UCD9090a 进行监控的"检测信号"。
      1. 如果 SoC 未再次启动检测信号、看门狗将在 UCD9090A 上触发、并通过 PMBus CTL 引脚对电源重新定序。
    2. 在重新启动之前在 SoC GPIO 上设置逻辑电平"1"、并在 UCD9090A VMON 输入上设置 RC 时间常数。
      1. 如果 SoC 未重新启动并将 GPIO 设置为"0"、UCD9090A 将检测到 RC 时间常数引脚上的过压、然后对电源重新定序。

    期待听到您的回复。

    谢谢、

    周老师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Chris、

    根据我之前的文章、我能够使项目1的看门狗与 EVM 一起成功工作。

    对于项目2、我能够推导出一个允许使用 RC 时间常数的电路  

    附件是 VMON 接口电路的图像和面向感兴趣者的 LTSPICE 仿真文件。

    感谢所有的评论和帮助。

    谢谢、

    周老师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    周老师、您好!

    感谢提供的信息、我与我们的工程师进行了检查、发现此器件无法监控您最初发布的低->高->低配置的 GPIO "准时"。  

    此致、

    Chris Bartuska.