This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LP8733:LDO1未使用时的 PGOOD 引脚

Guru**** 657930 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1236601/lp8733-pgood-pin-when-ldo1-is-not-in-use

器件型号:LP8733

我打算使用 LP87334DRHDR。

我将使用 BUCK0 (0.85V)、BUCK1 (3.3V)和 LDO0 (1.8V)。
我不使用 LDO1 (1.8V)。
OTP 默认为 LDO1_EN=HIGH、EN_PGOOD_LDO1=yes。

1) 1)在上电时、我希望 PGOOD 引脚为高电平有效。
 在通过 I2C 访问之前、我希望 PGOOD 引脚为高电平有效。
 LDO1引脚开路是否有任何问题?
2) 2)上电后、我是否应该将 LDO1_EN=LOW 和 EN_PGOOD_LDO1=no?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    为了在启用 LDO1的情况下可预测地使 PGOOD 变为高电平、LDO1仍需要一个输出电容器、因为它将启用。

    谢谢。

    丹尼尔 W

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniel、您好!  

    谢谢