This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS62872-Q1:减少输出纹波和设计建议

Guru**** 2380860 points
Other Parts Discussed in Thread: TPS62872-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1238858/tps62872-q1-reduce-output-ripples-and-design-recommendations

器件型号:TPS62872-Q1

您好、专家:

我的客户使用 TPS62872-Q1进行 SOC 测试、但我发现纹波在采用2.2Mhz 时会有点大。 测试结果为 PP 70~80mV、使用220nH 可以将纹波降低至50~60mV、但客户希望纹波可以为10-20mV、或者无法满足客户的 SOC 要求。

能不能就如何减少输出波纹提供一些建议?

客户反映输出电容器的位置在我们的数据表推荐的设计和 EVM 板之间是不同的、您在客户设计中推荐了如何做?

谢谢、如果有任何问题、请告诉我。

此致!

道研

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Daoyan:

    我们可以通过更高的开关频率优化输出纹波、并通过输出电容器选择来优化 COMP 设置。

    您能否分享有关负载、瞬态步骤和原理图等电源轨要求的更多详细信息?

    此致、

    Tanvee