Other Parts Discussed in Thread: TPS62912
我正在尝试使用 TPS62912为 FPGA 供电、但我想在上电的初始阶段后以 SYNC 模式运行它。
从仅启用开始、然后在 FPGA 正常工作时添加同步逻辑的正确顺序是什么。 由于在初始上电时读取内部配置、是否可以这样做?
基本问题是、可以随时从使能切换到同步、并且仍然具有正确的功能。
或者由于启动条件限制为仅启用或同步运行、因此无法实现。 您可以在数据表中找到清晰的基准。
谢谢你。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Other Parts Discussed in Thread: TPS62912
我正在尝试使用 TPS62912为 FPGA 供电、但我想在上电的初始阶段后以 SYNC 模式运行它。
从仅启用开始、然后在 FPGA 正常工作时添加同步逻辑的正确顺序是什么。 由于在初始上电时读取内部配置、是否可以这样做?
基本问题是、可以随时从使能切换到同步、并且仍然具有正确的功能。
或者由于启动条件限制为仅启用或同步运行、因此无法实现。 您可以在数据表中找到清晰的基准。
谢谢你。
我希望我的任务能够完成、但在您所参考的几节中 、没有任何迹象表明电路板可以 从使能开始、然后在不关闭电源的情况下切换到同步操作
我可以看到、配置会"如果 EN 被拉至200mV 以下或 VIN 下降至低于 UVLO"。 但我要以使能端开启为例。
并选择 R= 27.4 kΩ。 因为没有同步。 它将在此设置中使用内部振荡。
此电源将启动 FPGA、然后将使能更改为所需的同步频率。
当发生这种变化时、外部振荡将代替内部振荡。
当描述从时钟到使能的转换时、我看到涉及另一个条件。 "当时钟信号从时钟变为静态高电平时、器件从外部时钟切换到内部时钟"、确认此转换正常工作、但在本例中、ENABLE 是首先应用的 SYNC。
那么、它是否起作用? 还不清楚。
我再次尝试使用使能为 FPGA 上电、然后使用 FPGA 逻辑应用直流/直流同步操作的同步信号以实现低噪声系统。请澄清我的问题。 谢谢你,Leonid