This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65023B:软启动电流将高于器件和电感器的最大电流

Guru**** 1101210 points
Other Parts Discussed in Thread: TPS65023B, TIDA-01480
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1287265/tps65023b-soft-start-current-will-be-above-the-max-current-for-the-device-and-the-inductor

器件型号:TPS65023B
主题中讨论的其他器件: TIDA-01480

我正在使用 PMIC 为 FPGA 供电。  

由于电源轨需要大量去耦电容器、软启动电流将高于 PMIC 的额定值和电感器的饱和电流。 请说明这是否安全、如果不是我的解决方法、例如即使用具有更高饱和电流的电感器替换了电感器、软启动电流仍然为~ 3.5A

由 DCDC3驱动的3V3电源轨上的电容~900uF。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Paul、

    DCDC3输出电容典型值为10uF 或22uF。 对于 TPS65023B、我的建议是大幅降低电容值。 在我看来、如此高的电流尖峰并不可取。 如果内置的软启动功能还不够、那么 PMIC 侧不能采取太多措施来缓解这种情况:

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、James:

    PSU 本身的输出电容仅为44uF。 问题在于它正在驱动的 FPGA 上的去耦合器。 这些不能按要求降低。 我已复制了专为 Xilinx Ultrascale+ MPSoC 供电的参考设计 TIDA-01480。 我只会重新创建您的参考设计-您是否认为您的参考设计不起作用?

    谢谢。此致、

    保罗

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Paul、

    只要局部电容不是900uF、该电容就没有问题。 44uF 局部电容应该不是一个问题。

    至于软启动电流、此参考设计是一个工作示例、因此我不认为基本设置会导致 PMIC 或 FPGA 出现问题。 我需要详细了解如何计算预期的软启动电流。

    此致、

    詹姆斯