This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS650864:控制接口波形问题。

Guru**** 1807890 points
Other Parts Discussed in Thread: CSD87381P, TIDA-01393, TPS650864
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1315214/tps650864-control-interface-waveform-question

器件型号:TPS650864
主题中讨论的其他器件:CSD87381PTIDA-01393

亲爱的朋友们、

     发现3个控制信号(GPO1/3/4)与正常信号不同。 通常、它们始终保持1V。

汤米.

e2e.ti.com/.../TI-TPS6508641RSKR-PMIC-question.pptx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    查看数据表中的表8-6、可以看到默认情况下 GPO2配置为低电平状态。 对于配置为开漏的引脚、需要一个上拉电阻器来达到所需的高电压电平。 这是否解释了您所观察到的内容?

    此致、

    马特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Matt:

         我在附加文件中添加了详细信息。


    e2e.ti.com/.../TI-TPS6508641RSKR-PMIC-question_5F00_20240122_5F00_0A.pptx

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Matt:

         更新

    Tommye2e.ti.com/.../TI-TPS6508641RSKR-PMIC-question_5F00_20240122_5F00_0B.pptx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    GPO1、GPO3和 GPO4是 TPS6508641的电源正常信号:

    • GPO1不需要上拉电阻器、因为它是推挽配置的引脚。 当 BUCK1达到电源正常状态且 CTL3为高电平时、GPO1将为高电平。
    • 当 BUCK4达到电源正常状态且 CTL1被拉高时、GPO3才会变为高阻态(通过电阻器上拉至3.3V)(在满足最终条件后会有50ms 的延迟才能使 GPO3变为高电平)
    • 当 BUCK4达到电源正常状态且 CTL5被拉至高电平时、GPO4才会变为高阻态(通过电阻器上拉至3.3V)

    如果 GPOx 信号在高电平和低电平之间迅速切换、这将指示电源序列或上拉电源电压的某些问题。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Matt:

         请参阅第4至第6页。

    e2e.ti.com/.../TI-TPS6508641RSKR-PMIC-question-with-TI_5F00_20240123_5F00_0B.pptx

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    请确保您查看的是 TI.com 上的  图8-11 数据表 感谢我在下面的评论。

    自第4页:

    1. 您可以移除 GPO1上的 R386、因为该引脚是推挽配置的
      1. 如果您正在使用 LDO 3.3V 上拉源、为什么 CTL3只能上升至1.2V? CTL3的时序应跟随 LDO3P3斜升。
    2. 电源序列看起来正确、但某些示波器信号未显示。
      1. CTL3上拉至 LDO3P3、因此我预计 CTL3会在 BUCK1之前稍微上升、因为 BUCK1必须等待 LDO5P0栅极驱动器达到全功能。
      2. GPO1在 BUCK1达到电源正常状态后略有上升、这是意料之中的事情

    从第5页:

    1. BUCK4似乎没有达到稳定的电源正常状态。 请读取寄存器0xB2到0xB6以检查是否存在任何电源故障指示(位设置为1'b)。
    2. CTL1连接到 LDP3V3、但只上拉至1.2V、我认为这没有道理。 我建议将 CTLx 信号拉高至1.8V 或3.3V、以确保 CTLx 输入具有明显的高电平信号。 完整的上电序列取决于每个降压转换器达到电源正常状态。 如果 BUCK4未达到电源正常状态、则不会继续该序列
      1. CTL1上升时间可以是电源序列的任何位置、因此 CTL1在序列中的任何位置变为高电平都无关紧要。 CTL1只能连接至 GPO3
      2. GPO3无法达到高电平状态、因为 BUCK4未达到电源正常状态
      3. 第5张幻灯片上显示的电源序列似乎与中的序列不匹配  图8-11 特征曲线。

    自第6页:

    1. 在该示波器捕获中、BUCK4仍会复位。 GPO4显示的是方波、因为 GPO4在 BUCK4和 BUCK5之后不久会斜升、所以有一小段时间、GPO4会记录 BUCK4和 BUCK5的电源正常状态。 降压稳压器复位后、GPO4信号再次变为低电平、并重复该周期。 此外、CTL5为1.2V、但在原理图中、引脚上拉至3.3V LDO、因此我对该测量结果感到困惑。
    2. 幻灯片6上显示的电源序列与中的电源序列不同  图8-11.  CTL4应在电源序列开始时出现、以开始上电。
      1. CTL5是由您的设计控制的输入信号。 如果您将 CTL5上拉至 LDO3V3、则信号将在 BUCK4斜升之前变为高电平。 CTLx 信号可以在序列中的任何时间拉至高电平、因为降压稳压器也由之前电源轨的电源正常信号进行控制。
      2. GPO4由 BUCK4和 CTL5高电平的电源正常控制以使能。 在示波器捕获中、每次 BUCK4达到目标调节电压时、GPO4都会被拉高、这是预期的行为。  应该有 BUCK4的重复开始。 BUCK4应斜升并保持稳定。

    请使用支持性服务  图8-11 数据表。 注意、  图8-11 有一个错误- LDOA1应在达到 BUCK4电源正常后斜升。 这是唯一需要记住的校正  图8-11 。 所有其他电源轨应显示正确的顺序。

    为了弄清 BUCK4出现问题的原因、请仔细检查是否满足  TPS65086x 原理图和布局检查清单(修订版 A)。  

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Matt:

         更新页面5~9

    e2e.ti.com/.../TI-TPS6508641RSKR-PMIC-question-with-TI_5F00_20240124_5F00_0A.pptx

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    来自幻灯片5:

    • 波形中的重复复位行为表示 PMIC 在上电序列期间发生电源故障。 如果发生故障、状态位会锁存在寄存器0xB2到0xB6中、以指示哪个电源轨出现故障。
    • 为了读取这些寄存器、您需要一个可以使用 I2C 通信的主机器件。 TPS6508641上的 SCL 和 SDA 引脚需要上拉至3.3V 或1.8V、才能使 I2C 通信正常工作。

    自幻灯片6:

    • 校正:我在查找 GPO1配置的错误表。  GPO1是 TPS6508641的开漏配置、因此您需要将 R386作为上拉源。 我将展示下面的正确表格:


    • CTL3是一个用户控制的信号。 CTL3的上升时间将取决于上拉电源。 由于 CTL3上拉至 LDO3P3、CTL3比 BUCK1更快上升。 在电源序列中、BUCK1在 LDO3P3和 LDO5P0后斜升。 CTLx 信号在电源序列中以红色标记、因为用户可以控制这些信号何时斜升至高电平状态。

    来自幻灯片7:

    • 读取寄存器需要与主机器件进行 I2C 通信。 如果在板上有 I2C 时读取 IC、则需要您使用主机处理器或使用单独的工具断开 I2C 线路。

    • 不同文档版本之间的电源序列差异是由于 Xilinx 端的变化所致。 当电源线改变其处理器系统时、PMIC 必须更改电源序列以适应新的上电要求。

    来自幻灯片8:

    • BUCK4是显示电源故障复位问题的电源轨之一、但它可能不是电源故障源。 一个电源轨上的电源故障会导致所有电源轨复位、因为电源序列是从头开始的。 实际上、在每次复位发生之前、BUCK4都会斜升至一个位的目标电压。  这意味着电源故障可能会进一步发生在电源序列中、因此务必检查所有电源轨以查看哪个电源轨无法达到目标调节点。

    自幻灯片9:

    • 据我所知、这些 IC 的编程方法应该相同。 通常、这可以通过执行完整的寄存器转储并将数据与采样芯片进行比较来验证。 不过、听起来您目前没有能力检查寄存器。
    • 从示波器捕获可以看出、电源序列似乎是尝试遵循数据表规格、但有物理故障停止了上电过程。 从软件的角度来看、我认为序列编程不存在问题。

    您能够以 PDF 格式共享完整原理图吗? 如果您需要私下共享该文件、我可以设置一个私人消息空间。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Matt:

         更新

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    添加附加文件

    e2e.ti.com/.../TI-TPS6508641RSKR-PMIC-question-with-TI_5F00_20240131_5F00_0A.pptx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    根据与 BUCK6相关的新幻灯片、应注意:  TPS6508641是预编程的 PMIC 版本、 因此、BUCK6在每次下电上电后默认处于活动状态(BUCK6与其他 BUCK 连接到 CTL4)。

    即使您没有计划在系统中使用 BUCK6、也需要像使用电源轨一样提供无源组件、因为 PMIC 仍在监控 BUCK6输出。 您不应将 SW6或 FBVOUT6连接到 GND、因为 BUCK6将处于活动状态。 您将需要提供用于开关活动的所有适当元件。 如果您不打算加载 BUCK6电源轨、但需要一点输出电容来确保稳定性、则输出电容可以很低。

    看起来出现了过流故障、如果您将 BUCK6输出直接连接到 GND 或低阻抗、这是有意义的。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

        请查看第4页和第5页

    e2e.ti.com/.../TI-TPS6508641RSKR-PMIC-question-with-TI_5F00_20240201_5F00_0A.pptx

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    • 是的、如果启用了 BUCK6、则需要 FET、电感器和输出电容器来支持开关调节。 PMIC 将根据上电顺序寻找正确的 BUCK6 FB。
       
      您可以使用寄存器0x27 bit 0 = 0'b 禁用 BUCK6、但您将在每次下电上电后电源序列达到 BUCK6之前需要执行此操作、否则您将在没有无源组件的情况下触发故障。 如果您可以在启动电源序列之前使用 I2C 来禁用 BUCK6、则可以避免使用 BUCK6组件。

    我不确定是什么导致了电源故障。 我看到您共享了许多示波器屏幕截图、但电源轨并非按从开始到结束的顺序显示、因此很难将器件行为组合在一起。 请提供以下信息、以便我们可以更好地调试此问题:

    1. 请填写以下原理图检查清单并分享您正在测试的电路板的完整原理图: TPS65086x 原理图和布局检查清单(修订版 A)
      1. 在右侧列中将每个项目标记为"已使用(或未使用)"并完成。 检查清单完成后、请共享完成的文档和原理图。
      2. 我不是在介绍处理器连接的方框图。 我需要 PMIC 引脚连接和元件的原理图。 如果您需要私下共享文件、我们可以设置一个空间供您直接将文件发送给我。
         
    2. 请拍摄以下示波器照片:
      1. 示波器屏幕截图显示 VSYS、LDO5P0、LDO3P3和 CTL4 随时间变化(在示波器上每分段使用2ms、以确保这些信号在整个电源序列中保持稳定)
         
      2. 示波器屏幕截图显示  CTL4、BUCK1、BUCK2和 BUCK5  随时间变化 (在示波器上每分段使用2ms、以确保这些信号在整个电源序列中保持稳定)
         
      3. 示波器屏幕截图显示  BUCK2、BUCK6和 GPO1 随时间变化 (在示波器上每分段使用2ms、以确保这些信号在整个电源序列中保持稳定)
         
        示波器捕获的目标是识别电源序列中出现的第一个误差。 一旦您确定哪个电源轨是序列中最先出现问题的电源轨、就需要检查此时是否有任何其他电源轨出现问题。 有时、显示问题的第一个电源轨实际上是在序列中稍后对电源轨进行响应。 通过匹配不同电源故障的时序、您可以缩小问题产生源的电源轨范围。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         供参考

    e2e.ti.com/.../TPS650860-Schematic-Checklist-Layout-Checklist-for-Compal_5F00_0205_5F00_Hank.xlsx

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    我需要完整的原理图来仔细检查这些检查清单中的各项。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         供参考

    e2e.ti.com/.../AUV6-FPGA_5F00_20231219_5F00_0A_5F00_TI.pdf

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    感谢您发送原理图。 我会在2个工作日内查看并提供更新。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    我对于原理图仅有几条注释:

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         1. R388和 VCC_PSAUX 之间的相对关系或公式是什么? EXP: 当 R388为2.37K Ω 时 VCC_PSAUX 的电压是多少? 当 R388为10K Ω 时、VCC_PSAUX 的电压是多少?

        2.数据表 tps650864-SWCS138E.pdf 第50页提到"如果 RILIM 对于所选的电感和电压条件过低、那么空载时的纹波电流将触发负电流限制、强制低侧 FET 关断。 由于电流限制被触发产生的不规则占空比、这最终将导致输出电压增加至高于目标调节点。'  因此, 如果有负载,就不会有增加电压的问题?

          因为我们在线购买的电路板(使用 Xilinx CPU)也使用2.37K、但不存在 Buck6电压(6~8V)过大的问题。 完成引导序列后、是否会通过 I2C 向 PMIC 发出一些命令? Buck6电压能否始终保持我们需要的1.8V?

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    设备专家目前不在办公室。 他们将对其进行调查、并在他们返回时提供响应。 请相应延迟。

    谢谢。
    字段

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    添加两点。

    4. 以下哪种组合将具有正常的 Buck6电压?

      a. R388为2.37k Ω、L22为0.22uH

      b.  R388至少为4.5k、L22为0.22uH

      C. R388为2.37k Ω、L22为2.2uH

      d. R388 至少为4.5k、L22为2.2uH

    5. Buck1和2是否正常?

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    1. R388不控制 VCC_PSAUX 输出电压。 输出电压由相应的寄存器值设置、R388设置该电源轨的电流限制。
       
      使用数据表中的等式1和2来计算出正确的 RILIM (第50页)。 如果您计划使用强制 PWM 模式、也可以使用同一页上的公式3和4。 这样、RILIM 取决于 VOUT 电压、但实际电压设定点不由 ILIM 电阻器确定。
       
    2. 如果输出端施加负载、则不再存在负电感器电流、因此第50页底部所述的问题也不再适用。 LSFET 关断是负电感器电流达到限值的结果。
       
    3. BUCK6应该能够保持1.8V 目标电压、但您可能需要使用上面提到的公式确认 RILIM 电阻值。 如果您的示例板可以使用2.37k Ω 电阻器上电、则可能是其他原因导致关断。 如果您有一个工作板、我建议比较两个原理图以了解您的设计有何不同。 如果两个电路板之间的情况相同、则其中一个外部元件可能存在问题。
       
    4. 我建议组合 B 或 D、以确保 BUCK6的 RILIM 不会太低。 我之所以提出这项建议、是因为我链接的其他 E2E 主题为客户解决了启动问题。
       
      对于电感值、您需要遵循数据表第110页的公式5来确定建议使用的电感值。 一般来说、我认为2.2uH 的电感值在我看到的设计中更为常见、但它取决于您的纹波和电流目标。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         R388不控制 VCC_PSAUX 输出电压。 输出电压由相应的寄存器值设置、R388设置该电源轨的电流限制。

        [Tommy ]哪一个注册?

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    ​​我应该为公式1和2中的参数输入什么值?  

    导通电阻 Rdson?

    VIN = 12V?

    VOUT = 1.8V?

    ILIM?

    Iripple?

    ILIMREF = 50uA?

    Lmax = 0.22uH?

    Fsw?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    BUCK6的输出电压控制 在 R98[7:1]中。

    对于 RDSON、我将使用 CSD87381P 数据表中的最大值、  8.4mΩ

    输入电压为12V

    输出电压为1.8V

    ILIM 是您希望达到的目标电流限制、

    IRIPPLE 是给定 VOUT 的最小峰峰值电感器纹波电流。

    对于 ILIMREF、您可以使用50uA 的典型值

    Lmax 是最大预期电感、因此如果您的电感器具有容差窗口、我会使用频谱的较高端(电感值稍大)。 您还可以决定温度是否有任何影响。

    降压控制器的 Fsw 通常为1MHz、但我会在此基础上增加一些裕度以获得最大 Fsw 值并使用1.2MHz。

    要明确一点、这些公式可以帮助优化 RILIM 电阻器、但如果您仅使用小负载电流进行测试、则可能只需要尝试使用5k 或7k 电阻器、以查看低电阻是否是导致问题的原因。

    此外、交换到更高的电感器也值得检查。 我通常在这个电压轨上看到至少0.47uH、因此您可以尝试0.47uH 到2.2uH 之间的任何值、来查看这是否有用。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

        那么、RDSON 是否不想阅读以下内容?

         是否可以、请详细复查我们的原理图? 包括 RLC 值。 我将同时更新到 E2E。

            更改组件:R388、L22、C690、C695、C696、 C732、C734、C792

         添加组件:C2200至 C2208

    e2e.ti.com/.../AUV6-FPGA_5F00_20240301_5F00_0A_5F00_TI.pdf

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

        我们在 TI 官方网站(TIDA-01393参考设计| TI.com)找到了 Xilinx XCZU2CG 的参考原理图。 我们是否应该使用这个作为参考?

    汤米
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    您共享的 RDSON 用于栅极驱动器 FET、而不是 LSFET。 您应该使用 LSFET RDSON、因为此 FET 是稳压器电源路径的一部分。

    原理图的变化看起来不错。 我想看看这是否能解决上电问题。 如果上电问题仍然存在、我们可以尝试其他一些调试方法。  

    您提到的 Xilinx 参考设计(TIDA-01393)可用作指南。 我注意到的一点是、TIDA 参考设计使用1.18kΩ 作为 ILIM6引脚、该值甚至低于原始电阻值。 如果您对原理图进行了更改、最终解决了上电问题、那么您可以通过实验将 ILIM 电阻降低回原始目标、但我仍然担心 ILIM 过低可能会导致 BUCK6调节出现问题。

    目前、我会将 RILIM 保持在较高的值、直到我们确定问题来自电路板上的其他某个位置。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

    好! 我们将使用此版本的 AUV6 FPGA_20240301_0A_TI.pdf 来设计新版本的 PCB。 此外、我们是否可以提供布局(Allegro 版本)? 您能帮助我们了解是否有需要改进的地方吗? 您还能帮助我们进行 PDN 仿真吗?

    汤米
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         我们比较了一些差异。 您能帮助我们确认还需要修改哪些内容吗?

    1. Buck1的 FB 电阻值(是否有参考计算公式)?

    Buck2不需要 FB 电阻值?

    BUCK2的电感是否大于0.47uH?

    e2e.ti.com/.../The-difference-between-AUV6-and-TI_5F00_Tommy.xlsx

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         修改 AUV6 FPGA_20240304_0A_TI.pdf 和 AUV6 FPGA_20240301_0A_TI.pdf 之间 Buck1至 Buck6输出电容器的数量

    e2e.ti.com/.../AUV6-FPGA_5F00_20240304_5F00_0A_5F00_TI.pdf

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    如果您提供了设计文件、我可以看看布局。

    我们拥有的唯一仿真文件是 Flotherm 模型、该模型位于 TPS650864产品页面。 我们没有此器件在完整的 PDN 仿真中使用的 PSPICE 模型。

    对于 BUCK1的 FB 网络、请 使用294k 和25.5k 电阻器。 当 BUCK1设置为5V 输出时、FBVOUT1引脚会寻找0.4V。

    Buck2 不应在 FBVOUT2引脚上有任何电阻分压器。

    BUCK2的电感值可以使用上面提到的公式进行优化(BUCK1和 BUCK6也是如此)。 对于这个降压转换器、通常0.47uH 是最小的电感值。 您还可以尝试1uH 或2.2uH、具体取决于您的直流电流和纹波电流目标。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         您的意思是:我们需要更改原理图?

         1.我们需要将 Buck1 FB 电阻从390k 和33.2K 更改为 294k 和25.5k 电阻器?  FBVOUT 对于390K 和33.2K 有何值?

         Buck2没有 FB 电阻器? 相同的 Buck6?

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         这是布局文件、请帮助我进行检查。 谢谢!

    e2e.ti.com/.../AUV6_5F00_GA_2D00_718_5F00_V0_5F00_pmic.brd

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         我们拥有的唯一仿真文件是 Flotherm 模型、该模型位于 TPS650864产品页面。 我们没有此器件在完整的 PDN 仿真中使用的 PSPICE 模型。 你的意思是 Flotherm 模型只 模拟 PMIC 本身,PSPICE 模型可以模拟 PMIC  原理图吗? 或者可以使用其他 仿真 工具(exp:adc……... 等)导入我们的布局文件仿真?   

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    我将查看布局、并在2个工作日内告知您我的反馈。

     您的意思是:我们需要更改原理图?

         1.我们需要将 Buck1 FB 电阻从390k 和33.2K 更改为 294k 和25.5k 电阻器?  FBVOUT 对于390K 和33.2K 有何值?

         Buck2没有 FB 电阻器? 相同的 Buck6?

    [/报价]

    只要电阻器的比率在 FBVOUT1上为0.4V、就不会有问题。 我认为您不必更改电阻器值。

    BUCK2和 BUCK6根本不需要 FB 电阻器。 只需将 FB 引脚连接到输出电容器的正极侧。

    您的意思是 Flotherm 模型仅 模拟 PMIC 本身、而 PSPICE 模型可以仿真 PMIC  原理图吗? 或者可以使用其他 仿真 工具(exp:adc……... 等)导入我们的布局文件仿真?   [/报价]

    PSPICE 仿真将能够考虑外部元件并对 PMIC 输出进行仿真。 Flotherm 模型仅用于 PMIC 温度仿真、我对此模型类型不熟悉。

    我要说的是、我们没有为 TPS650864提供的 PSPICE 模型。 除了 Flotherm 模型、我不相信我们有任何此零件的模型。

    此致。

    詹姆斯

    [/quote]
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    我看了一下布局、发现引脚连接没有任何问题。

    我只做了几个备注:

    • C694似乎没有放在布局上。 我使用搜索功能查找了它、部件在 X-y 网格上没有位置。
    • 对于 VTT 输出覆铜、看起来 GND 和 PS_AVCC 重叠。 这可能不是电路板的实际构造方式、但我想提及一下、以防这并非有意为之。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         1. 抱歉、我没有捕获 C694的位置。 以下相关位置供您参考。 我们应该将 C694靠近 PMIC 吗?  它在同一层。

         2. 你在下面这张图片中的白色方框里是什么意思?

            应该是设置已消失。 正确的建议如下

      汤米
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         是否可以首先在我们的当前设计中保持 R381和 R382、因为这存在保留电阻器位置、然后可能可将 R382替换为0 Ω 和不安装 R381以实现输出电容器正极侧的 FB 引脚。 相同的 Buck6。

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         您能帮助我仔细检查布局列表是否满足您的要求吗?

    e2e.ti.com/.../6470.TPS650860-Schematic-Checklist-Layout-Checklist-for-Compal_5F00_0205_5F00_Hank.xlsx

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         对于 CSD87381P、粉色帧中有9个穿孔、其中2个在 PGND 上、另7个在 PGND 周围、对吗? 如果我们有一个带有 layer1到 layer2 (GND)的过孔、我们是否可以在不钻孔的情况下实现该目的?  "你想做什么?"

        2.对于 TPS6508641RSKR、请为以下文件提供一些建议。

    e2e.ti.com/.../AUV6-PMIC-layout-check_5F00_20240304_5F00_0B.xlsx

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    应该是该设置已消失。 正确答案如下[/引号]

    感谢您澄清这些关于布局的最初注意事项、我认为 VTT 输出的新浇注现在看起来不错。

      在我们当前的设计中,由于保留了电阻器位置,因此可以先保留 R381和 R382,然后可能可以用0欧姆替换 R382,而不安装 R381以实现输出电容器正极侧的 FB 引脚。 同一 Buck6。

    是的、您可以用0 Ω 电阻器替换 R382并移除 R381。

     您能不能帮助我仔细检查版式列表是否符合您的要求?
    • 对于 FBGND2、如果可能、我建议将布线布置到输出电容器的 GND 侧、以提高调节精度。
    • 输入电容器 GND 应尽可能靠近 FET GND、以保持较小的电源环路。 您目前拥有的东西应该没有问题。
    对于 CSD87381P,粉色框中有9个穿孔,其中2个在 PGND 上,另外7个在 PGND 周围,对吗? 如果我们有一个带有 layer1到 layer2 (GND)的过孔、我们是否可以在不钻孔的情况下实现该目的?  我们必须要做这么多的战斗吗?

    我不确定您所说的这个问题是什么意思。 添加一组散热过孔有助于将热能量消散到 PCB 的 GND 平面中、因此我建议添加这些过孔、如布局指南所示。 有关更多信息、我会另行发布有关 CSD87381P 的文章、因为我对这个特定的 FET 不太熟悉。

    对于 TPS6508641RSKR,请对以下文件提供一些建议。
    • 对于#4:您拥有的 FB 迹线应该没有问题。 例如、在以负载点为目标时使用更长的 FB 布线是很正常的。
    • 对于#7:您当前拥有的路由应该起作用。 您可以按照布局建议来优化驱动程序环路,但这种改进可能不值得重新设计布线。

    为了进行进一步调试、我仍然希望在带有电源轨的示波器上捕获完整的电源序列、并对齐以显示时序。 在另一个线程中、我捕获了 TPS6508641上电序列。 我将粘贴下面的结果。 这是您在上电期间应该寻找的行为。

    此致、

    詹姆斯

    [/quote]
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 James:

         请再次检查并检查布局。 谢谢!

    e2e.ti.com/.../AUV6_5F00_GA_2D00_718_5F00_V0A_5F00_pmic0308.brd

    汤米

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Tommy:

    我已经审阅了布局、因此如果更改与反馈一致、没有理由再次查看完整文件。 如果您有直接有关 IC 行为的进一步测试数据、请告诉我。

    此致、

    詹姆斯