This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV761:从5V FPGA 为 DDC232提供适当的电压

Guru**** 2382480 points
Other Parts Discussed in Thread: DDC232
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1341543/tlv761-supplying-appropriate-voltages-from-5v-fpga-for-ddc232

器件型号:TLV761
主题中讨论的其他器件:DDC232

我们围绕 DDC232构建了定制设计的光电二极管读取板。 我们一直在为此电路板直接供电、但需要转而使用我们在下一次迭代中用于读取的 FPGA 来为其供电。 FPGA 是一款 配有定制设计 ZMOD 子板的 Digiet USB104、以连接 DDC232 光电二极管板:ZMOD 板通过 USB-C 电缆连接到光电二极管板。 我们 可以 通过 USB-C 电缆上的 VBUS 引脚向光电二极管电路板提供电源电压、然后使用各种差分对来提供必要的时钟、控制和读取信号。

我们遇到的问题是、FPGA 向光电二极管板提供的最大输出(通过 ZMOD 板和 USB-C 电缆)为5V、但 DDC232需要非常干净的5V AVDD 电源以及4.096V VREF 和3.3V DVDD。 我们确实看到我们已测试的 USB-C 电缆上存在一些电阻损耗、这意味着 在当前设计下、FPGA 的5V 输出在 DDC232电路板上达到大约4.8V。

 从5V FPGA VCC 输出为 DDC232提供必要电压的最佳方法是什么? 我假设我们只能通过 USB-C VBUS 从 FPGA 提供5V 电压、则需要使用一些稳压器来提供4.096V 和3.3V 电压:您建议使用哪种芯片来实现最稳定的信号? 目前尚不清楚 VREF 消耗的电流大小、但3.3V 电压需要为光电二极管板上的其他几个 LVDS 芯片供电、因此需要几百 mA 的电流。

提供5V 电压的一个选项是直接从 FPGA 获取该5V 电压、然后应用 USB-C 电缆之后剩余的任何电压—约为4.8V— 作为 AVDD 输入、但我不相信这会足够干净、也不相信它是否会足够高: DDC232CK 的规格要求 AVDD 的最小电压为4.9V。  

另一种选择是将 ZMOD 板上的电压升高到、例如6V、然后在 DDC232光电二极管板上将电压重新调节到干净的5V。 为了实现这一目的并以超低的功率损耗提供最稳定的电压、您建议使用哪些元件? 我们需要能够根据 ZMOD 接口提供的电流运行单个 DDC232光电二极管板、并且拥有多个耗电量较高的其他 LVDS 芯片。 我们还需要使用最少的稳压器热损耗。

非常感谢任何建议!

西蒙。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Simon、  

    根据您的问题、我想您需要能够将5V (标称值)降压至3.3V 和4.096V 的 LDO。

    3.3V 电源轨将支持几百 mA 的电流、并且瞬态运行期间所有芯片都需要具有最小的压降。

    理想情况下、每个负载需要一个 LDO、因此需要多个3.3V 稳压器。

    您还需要5V 输入到4.9V 输出来为 DdC232CK 正常供电。 但您认为自己实际上无法从 USB 获得5V 的电压?

    此致!

    朱利耶特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Juliette:

    不、我的问题不是专门关于 LDO、而是绝对不是关于从5V 降压。  

    在 稳压方面、我希望从输入(>?) 5V 电源产生5V 和3.3V 电源的最有效方式:LDO、开关模式电源等。 我想弄清楚 LDO 需要的输入电压明显高于输出电压、但使用 LDO 还可以有哪些其他选择:这意味着、为了获得5V 的输出、我们需要从 FPGA 5V 电源轨升高到远远超过5V。  如果我们直接从 FPGA 取5V 电压(来自 USB 总线)、那么我们需要去除所有噪声、并考虑将 DDC232电路板连接到 FPGA ZMOD 子板的 USB-C 电缆中的 Ohmic 损耗。 我希望获得有关如何做到这一点的建议。

    然而、如果为 DDC232供电的唯一方法是将输入电压调节到5V 以确保适当清洁、我们需要提高 FPGA ZMOD 子板上的源极电压。 我想知道做这事的最有效的方法是在两端、即从升压并调节到5V。

    在我们拥有干净的5V 电源后生成4.096V 就很简单(在 DDC232数据表中有相关说明)。 将数字电源的电压从5V 调节到3.3V 可能需要一个 LDO、但如果有其他耗散功率更低的选项、我愿意提供建议。

    西蒙。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Juliette:

    我只是想检查这方面是否有任何更新。 我还在尝试用 TI 提供的任何电源芯片为 DDC232提供干净的5V 电压的最佳方法。

    西蒙。